ID do Documento: 11085
Atualizado em: 08 de agosto de 2008
A. O Roteador de Internet da Série 12000 está disponível em sete modelos. Esta tabela lista as diferenças de hardware entre estes modelos:
12008 12012 12016 12404 12406 12410 12416 Capacidade do Switch Fabric (Gbps) 40 60 802 80 120 200 320 Nº de slots 8 12 16 4 6 10 16 Nº de slots de matriz de comutação 3 SFC, 2 CSC 3 SFC, 2 CSC 3 SFC, 2 CSC 1 board3 3 SFC, 2 CSC 5 SFC, 2 CSC 3 SFC, 2 CSC Nº de slots de placa de linha1 7 11 15 3 5 9 15 1 Um slot é obtido pelo GRP (Processador de Rota Gigabit). Se dois GRPs estiverem presentes para fins de redundância, será necessário remover um slot disponível para as placas de linha.
2 O Cisco 12016 pode ser atualizado para um Cisco 12416 usando um kit de atualização de matriz de comutação.
3 O 12404 possui um quadro que contém todas as funcionalidades da placa escalonadora de relógio (CSC) e da placa de tela do Switch (SFC) (funcionalmente equivalentes a uma CSC e três SFCs).
O GRP pode ser colocado em qualquer um dos slots. No Cisco 12012, é recomendável usar os slots 0 e 11 para o GRP, pois esses slots não se refrigeram tão bem e o GRP dissipa menos calor do que as outras placas de linha (LCs).
A. 12016 e 12416 estão no mesmo chassi. The only difference is the different Clock and Scheduler Card (CSC) and Switch Fabric Cards (SFCs). O 12016 usa o GSR16/80-CSC e o GSR16/80-SFC, enquanto o 12416 usa o GSR16/320-CSC e o GSR16/320-SFC. Com os novos SFCs, o 12416 pode suportar até 10 Gbps por slot, enquanto o 12016 suporta até 2.5 Gbps por slot.
Se você tiver um 12016 e quiser atualizá-lo para um 12416, tudo o que você precisa fazer é substituir o GSR16/80-CSC e o GSR16/80-SFC pelos novos GSR16/320-CSC e GSR16/320-SFC .
A. O SFC e o CSC fornecem o Switch Fabric físico assim como a sincronização para as células Cisco que carregam dados e controlam pacotes entre os processadores de placas de ingresso e de rota.
No 12008, 12012 e 12016, é necessário no mínimo um CSC para executar o roteador. Ter apenas um CSC e nenhum SFCs é chamado de largura de banda de trimestre e funciona somente com Placas de Linha (LCs - Line Cards) do Engine 0. Se outros LCs estiverem no sistema, eles serão automaticamente desligados. Se você precisar de LCs diferentes do Engine 0, a largura de banda total (três SFCs e um CSC) deve ser instalada no roteador. Se for necessária redundância, um segundo CSC é necessário. Este CSC redundante somente funciona se o CSC ou um SFC não funcionarem. O CSC redundante pode funcionar como CSC ou SFC.
12416, 12406, 12410 e 12404 exigem largura de banda total.
Todos os Cisco 12000 Series Routers têm um máximo de três SFCs e dois CSCs, exceto a série 12410, que tem cinco SFCs dedicados e dois CSCs dedicados, e a 12404, que tem uma placa que contém todas as funcionalidades de CFC e SFC. Para o 12404, não há redundância.
No 12008, 12012, 12016, 12406 e 12416, as placas CSC também funcionam como SFCs. É por isso que, para obter uma configuração redundante de largura de banda completa, você só precisa de três SFCs e dois CSCs. No 12410, há CSCs e SFCs dedicados. Para obter uma configuração de largura de banda totalmente redundante, são necessários dois CSCs e cinco SFCs.
As configurações de largura de banda de um quarto podem ser usadas apenas no 12008, 12012 e no 12016 se você não tiver nada além do Mecanismo 0 LCs no chassi. O CSC192 e o SFC192, que residem no chassi do 12400 Series, não suportam configurações de largura de banda de um quarto.
A. Embora usem placas de malha de switch (SFCs - Switch Fabric Cards) e placas de relógio e agendador (CSCs - Clock and Scheduler Cards) diferentes, todos os roteadores de Internet da série 12000 usam o mesmo GRP (Gigabit Route Processor) e LCs (Line Cards). A exceção é que todos os LCs com base no Engine 4, como o OC-192 POS, 10xGE e outros suportados apenas em um 124xx com o Switch Fabric de 320 Gbps. Para obter mais detalhes, consulte Como posso determinar qual placa de mecanismo está sendo executada na caixa?.
A. Processadores de rota Gigabit (GRPs) e placas de linha (LCs) são instalados na frente do chassi e conectados a um painel traseiro passivo. Esse painel traseiro contém linhas seriais que interconectam todos os LCs às placas de Switch Fabric, bem como outras conexões para funções de energia de manutenção. Cada slot de chassi de 2,5 Gbps (12008, 12012, 12016) tem até quatro conexões de linha serial (1,25 Gbps), uma para cada SFC para fornecer uma capacidade total de 5 Gbps por slot (2,5 Gbps full duplex). Os 10 Gbps (12404, 12406, 12410 e 12416) usam quatro conjuntos de quatro conexões de linha serial em cada slot, fornecendo a cada slot uma capacidade de comutação full-duplex de 20 Gbps.
Observação: na verdade, cada LC tem cinco conexões de linha serial. Um é para redundância (ele vai para a placa redundante) e é o XOR dos dados por meio dos outros SFCs para correção de erros. O mesmo se aplica à série 124xx.
A. Esses tipos de memória existem no GRP:
RAM dinâmica (DRAM)
A DRAM também é conhecida como memória principal ou de processador. O GRP e as Placas de Linha (LCs) contêm DRAM que permite que um processador integrado execute o software Cisco IOS® e armazene tabelas de roteamento de rede. No GRP, você pode configurar a memória da rota desde o padrão de fábrica de 128 MB até a configuração máxima de 512 MB.
O processador no GRP usa DRAM integrada para executar várias tarefas importantes, incluindo:
Execução da imagem do software Cisco IOS
Armazenando e mantendo as tabelas de roteamento de rede
Carregando a imagem do Cisco IOS Software em LCs instalados
Formatação e distribuição de tabelas atualizadas do Cisco Express Forwarding (FIB (Forwarding Information Base) e tabelas de adjacências) para LCs instaladas
Monitorando as condições dos alarmes de temperatura e tensão das placas instaladas e encerrando-as quando necessário
O suporte a uma porta de console permite configurar o roteador usando um terminal conectado
Participação dos protocolos de roteamento de rede (junto com outros roteadores no ambiente de rede) para atualizar as tabelas internas de roteamento dos roteadores.
Observação: as configurações de memória de rota de 512 MB no GRP só são compatíveis com o número de produto GRP-B=. Além disso, o software Cisco IOS versões 12.0(19)S, 12.0(19)ST ou posterior é necessário e o ROM Monitor (ROMmon) versão 11.2 (181) ou posterior também é necessário.
Memória de acesso aleatório compartilhada (SRAM)
SRAM oferece memória cache de CPU secundária. A configuração padrão de GRP é 512 KB. Sua função principal é atuar como uma área de preparação para informações de atualização da tabela de roteamento de e para os LCs. O SRAM não é atualizável em campo, o que significa que você não pode atualizá-lo nem substituí-lo.
Memória flash de GRP
A memória Flash integrada e baseada em placa PCMCIA permite que você carregue e armazene remotamente várias imagens do software Cisco IOS e de microcódigos. Você pode fazer o download de uma nova imagem em toda a rede ou a partir de um servidor local. É possível, então, adicionar a nova imagem à memória Flash ou substituir os arquivos existentes. Não é possível inicializar os roteadores manual ou automaticamente por meio das imagens armazenadas. A memória Flash também funciona como um servidor TFTP para permitir que outros servidores inicializem remotamente a partir de imagens armazenadas ou copiem-nas para sua própria memória Flash.
Módulo de Memória em Linha Simples (SIMM) Flash On-board
A memória Flash integrada (chamada bootflash) está localizada no soquete U17 e contém a imagem de inicialização do software Cisco IOS e outros arquivos definidos pelo usuário no GRP. Este é um SIMM de 8 MB, que não pode ser atualizado em campo. Não é possível fazer a atualização nem substituir. É sempre recomendável sincronizar a imagem de inicialização com a imagem principal do Cisco IOS Software.
Placa de memória flash
O cartão de memória Flash contém a imagem do software Cisco IOS. Um cartão de memória Flash está disponível como número de produto MEM-GRP-FL20=, que é um cartão de memória Flash PCMCIA de 20 MB fornecido como sobressalente ou como parte de um sistema Cisco 12000 Series. Essa placa pode ser inserida em um dos dois slots PCMCIA no GRP, de modo que o Cisco IOS Software possa ser carregado na memória principal do GRP. As placas PCMCIA tipo 1 e tipo 2 podem ser usadas.
Para obter informações de compatibilidade entre as placas Flash PCMCIA e várias plataformas, consulte Matriz de compatibilidade de sistema de arquivos PCMCIA.
RAM não-volátil (NVRAM)
As informações armazenadas na NVRAM são não voláteis, o que significa que as informações ainda estão presentes nessa memória após uma recarga do sistema. Arquivos de configuração do sistema, definições de registro de configuração de software e logs de monitoramento ambiental estão contidos no NVRAM de 512 KB, cujo backup é feito com baterias internas de lítio que mantêm o conteúdo por no mínimo cinco anos. A NVRAM não pode ser atualizada em campo, o que significa que você não pode atualizá-la nem substituí-la.
Memória programável de somente leitura apagável (EPROM)
O EPROM no GRP contém um ROMmon que permite inicializar a imagem do Software Cisco IOS a partir de uma placa de memória Flash se o SIMM da memória Flash não contiver uma imagem do auxiliar de inicialização. Se nenhuma imagem válida for encontrada, o processo de inicialização terminará no modo ROMmon, que é um subconjunto do Cisco IOS Software principal, para permitir comandos básicos. A EPROM Flash de 512 KB não pode ser atualizada em campo; ou seja, você não pode atualizá-la, nem substituí-la.
A. Em uma LC, há dois tipos de memória LC configurável pelo usuário:
Memória da rota ou do processador (localizada na RAM dinâmica (DRAM))
Memória de pacote (localizada no Synchronous Dynamic RAM (SDRAM))
As configurações de memória LC e os locais dos soquetes de memória diferem, dependendo do tipo de mecanismo do LC. Em geral, todos os LCs compartilham um conjunto comum de opções de configuração de memória para a memória do processador ou da rota, mas suportam configurações padrão e máximas diferentes para a memória do pacote com base no tipo de mecanismo no qual o LC é construído.
Nas LCs, a memória principal pode ser configurada variando do padrão de fábrica de 128 MB (Engine 0, 1, 2) até a configuração máxima de 256 MB, que é o padrão para as LCs Engine 3 e 4.
Observação: se não houver DRAM suficiente para carregar as tabelas do Cisco Express Forwarding em um LC, o Cisco Express Forwarding será automaticamente desabilitado para esse LC e, como esse é o único método de switching disponível nos 12000 Series Internet Routers, o próprio LC será desabilitado.
A memória de pacote LC armazena temporariamente pacotes de dados aguardando decisões de switching do processador LC. Quando o processador de LC toma as decisões de switching, os pacotes são propagados na estrutura de switching do roteador para transmissão para o LC apropriado. Para que um LC funcione, os soquetes DIMM (Dual In-line Memory Module, módulo de memória em linha dupla) para transmissão e recepção devem ser preenchidos. Os DIMMs SDRAM instalados em um determinado buffer (de recebimento ou de transmissão) devem ter o mesmo tipo e tamanho, embora os buffers de recebimento e de transmissão possam operar com tamanhos de memória diferentes.
Tipo de mecanismo Memória de pacote padrão Pode ser atualizado Atualizável para Mecanismo 0 MEM-LC-PKT-128= No Mecanismo 1 MEM-LC1-PKT-256= No Mecanismo 2 MEM-LC1-PKT-256= Yes MEM-PKT-512-UPG= Mecanismo 3 512 MB – Ainda sem FRU No Mecanismo 4 MEM-LC4-PKT-512= No
A. O Cisco 12000 Series fornece um portfólio completo de LCs, incluindo LC central, de extremidade, de extremidade canalizada, ATM, Ethernet, de Transporte dinâmicos de pacote (DPT) e de Fim de vendas (EOS). Esses LCs oferecem alto desempenho, entrega de pacotes de prioridade garantida e Inserção e Remoção (OIR) transparente de serviço pela arquitetura de sistema distribuído da Série Cisco 12000. Esta tabela lista os LCs lançados em dezembro de 2001:
LCs de núcleo
Nome da placa de linha Mecanismo Gabinete suportado Versão do Cisco IOS Software Recursos Placa de linha ISE OC-48 POS Internet Service Engine (ISE) de uma porta OC-48c/STM -16c POS/SDH ISE Mecanismo 3 (ISE) Chassi 10 G Chassi 2,5 G 12.0(21)S 12.0(21)ST Placa de linha com 1 porta OC-48 POS e 1 porta OC-48c/STM-16c POS/SDH Mecanismo 2 Chassi 10 G Chassi 2,5 G 12.0(10)S 12.0(11)ST Ficha técnica 4 portas OC-48 POS Placa de linha 4 portas OC-48c/STM-16c POS/SDH Mecanismo 4 Somente chassi 10 G 12.0(15)S 12.0(17)ST 1 porta OC-192 POS Placa de linha 1 porta OC-192c/STM-64c POS/SDH Mecanismo 4 Somente chassi 10 G 12.0(15)S 12.0(17)ST LCs de borda
Nome da placa de linha Mecanismo Gabinete suportado Versão do Cisco IOS Software Recursos 6 portas DS3 Placa de linha de seis portas DS3 Mecanismo 0 Chassi 10 G Chassi 2,5 G 12.0(10)S 12.0(11)ST 12 portas DS3 Placa de linha de doze portas DS3 Mecanismo 0 Chassi 10 G Chassi 2,5 G 12.0(10)S 12.0(11)ST Placa de linha E3 seis portas Mecanismo 0 Chassi 10 G Chassi 2,5 G 12.0(15)S 12.0(16)ST 12 portas E3 Placa de linha 12 portas E3 Mecanismo 0 Chassi 10 G Chassi 2,5 G 12.0(15)S 12.0(16)ST 4 portas OC-3 POS Placa de linha de quatro portas OC-3c/STM-1c POS/SDH Mecanismo 0 Chassi 10 G Chassi 2,5 G 12.0(05)S 12.0(11)ST Ficha técnica Placa de linha com POS/SDH 8 portas OC-3 POS e 8 portas OC-3c/STM-1c Mecanismo 2 Chassi 10 G Chassi 2,5 G 12.0(10)S 12.0(11)ST Placa de linha com POS/SDH de 16 portas OC-3 POS e 16 portas OC-3c/STM-1c Mecanismo 2 Chassi 10 G Chassi 2,5 G 12.0(10)S 12.0(11)ST 16 portas OC-3 POS ISE Dezesseis portas OC-3c/STM-1c POS/SDH ISE Mecanismo 3 (ISE) Chassi 10 G Chassi 2,5 G 12.0(21)S 12.0(21)ST Placa de linha com 1 porta OC-12 POS e 1 porta OC-12c/STM-4c POS/SDH Mecanismo 0 Chassi 10 G Chassi 2,5 G 12.0(10)S 12.0(11)ST Ficha técnica 4 portas OC-12 POS Placa de linha quatro portas OC-12c/STM-4c POS/SDH Mecanismo 2 Chassi 10 G Chassi 2,5 G 12.0(10)S 12.0(11)ST Ficha técnica 4 portas OC-12 POS ISE Placa de linha quatro portas OC-12c/STM-4c POS/SDH ISE Mecanismo 3 (ISE) Chassi 10 G Chassi 2,5 G 12.0(21)S 12.0(21)ST Placa de linha ISE POS/SDH de 1 porta OC-48 POS ISE e 1 porta OC-48c/STM-16c Mecanismo 3 (ISE) Chassi 10 G Chassi 2,5 G 12.0(21)S 12.0(21)ST LCs de borda canalizada
Nome da placa de linha Mecanismo Gabinete suportado Versão do Cisco IOS Software Recursos Placa de linha com duas portas CHOC-3 DS1/E1 e duas portas OC-3/STM-1(DS1/E1) canalizadas Mecanismo 0 Chassi 10 G Chassi 2,5 G 12.0(17)S 12.0(17)ST Ficha técnica 1 porta CHOC-12, DS3 Placa de linha de uma porta canalizada OC-12 (DS3) Mecanismo 0 Chassi 10 G Chassi 2,5 G 12.0(05)S 12.0(11)ST Ficha técnica 1 porta CHOC-12, OC-3 Placa de linha 1 porta canalizada OC-12/STM-4 (OC-3/STM-1) Mecanismo 0 Chassi 10 G Chassi 2,5 G 12.0(05)S 12.0(11)ST Ficha técnica 4 portas CHOC-12 ISE Quatro portas canalizadas OC-12/STM-4 (DS3/E3, OC-3c/STM-1c) POS/SDH ISE Mecanismo 3 (ISE) Chassi 10 G Chassi 2,5 G 12.0(21)S 12.0(21)ST 1 porta CHOC-48 ISE Placa de linha com uma porta canalizada OC-48/STM-16 (DS3/E3, OC-3c/STM-1c, OC-12c/STM-4c) POS/SDH ISE Mecanismo 3 (ISE) Chassi 10 G Chassi 2,5 G 12.0(21)S 12.0(21)ST Placa de linha 6 portas canalizado T3 seis portas canalizado T3 (T1) Mecanismo 0 Chassi 10 G Chassi 2,5 G 12.0(14)S 12.0(14)ST LCs ATM
Nome da placa de linha Mecanismo Gabinete suportado Versão do Cisco IOS Software Recursos ATM com OC-3 com 4 portas e quatro portas OC-3c/STM-1c ATM Mecanismo 0 Chassi 10 G Chassi 2,5 G 12.0(5)S 12.0(11)ST 1 porta OC-12 ATM Uma porta OC-12c/STM-4c ATM Mecanismo 0 Chassi 10 G Chassi 2,5 G 12.0(7)S 12.0(11)ST Ficha técnica Placa de linha com 4 portas OC-12 ATM e 4 portas OC-12c/STM-4c ATM Mecanismo 2 Chassi 10 G Chassi 2,5 G 12.0(13)S 12.0(14)ST Ficha técnica LCs Ethernet
Nome da placa de linha Mecanismo Gabinete suportado Versão do Cisco IOS Software Recursos FE de 8 portas com placa de linha Ethernet de oito portas ECC Mecanismo 1 Chassi 10 G Chassi 2,5 G 12.0(10)S 12.0(16)ST 3 portas GE Placa de linha de três portas Gigabit Ethernet Mecanismo 2 Chassi 10 G Chassi 2,5 G 12.0(11)S 12.0(16)ST Ficha técnica Ethernet Gigabit de 10 portas com GE de 10 portas Mecanismo 4 com RX/TX+ /densidade Chassi 10 G Chassi 2,5 G 12.0(22)S 12.0(22)ST Ficha técnica LCs DPT
Nome da placa de linha Mecanismo Gabinete suportado Versão do Cisco IOS Software Recursos 2 Portas OC-12 DPT Duas portas OC-12c/STM-4c DPT Mecanismo 1 Chassi 10 G Chassi 2,5 G 12.0(10)S 12.0(11)ST Anúncio 1 porta OC-48c DPT 1 porta OC-48c/STM-16c DPT Mecanismo 2 Chassi 10 G Chassi 2,5 G 12.0(15)S 12.0(16)ST Ficha técnica Anúncio EOSLCs
Esses LCs não são mais vendidos. Eles estão listados apenas para sua referência:
Nome da placa de linha Mecanismo Gabinete suportado Versão do Cisco IOS Software Placa de habilitador OC-192c/ STM-64c de 1 porta OC-192c/STM-64c OCs/Placa de habilitador de uma porta Mecanismo 2 Chassi 10 G Chassi 2,5 G 12.0(10)S 12.0(11)ST GE de 1 porta com placa de linha Gigabit Ethernet de uma porta ECC Consulte o Boletim de produto para obter mais informações. Mecanismo 1 Chassi 10 G Chassi 2,5 G 12.0(10)S 12.0(16)ST Observação: os LCs do Engine 3 são capazes de executar recursos de borda na taxa de linha. Quanto maior o mecanismo da camada 3 (L3), mais pacotes são comutados no hardware.
A. O Cisco IOS Software Release 12.0(9)S adicionou o tipo de Engine da Camada 3 (L3) à saída do comando show diag, conforme ilustrado:
SLOT 1 (RP/LC 1 ): 1 Port Packet Over SONET OC-12c/STM-4c Single Mode MAIN: type 34, 800-2529-02 rev C0 dev 16777215 HW config: 0x00 SW key: FF-FF-FF PCA: 73-2184-04 rev D0 ver 3 HW version 1.1 S/N CAB0242ADZM MBUS: MBUS Agent (1) 73-2146-07 rev B0 dev 0 HW version 1.2 S/N CAB0236A4LE Test hist: 0xFF RMA#: FF-FF-FF RMA hist: 0xFF DIAG: Test count: 0xFFFFFFFF Test results: 0xFFFFFFFF L3 Engine: 0 - OC12 (622 Mbps) !--- Engine 0 card. MBUS Agent Software version 01.40 (RAM) (ROM version is 02.02) Using CAN Bus A ROM Monitor version 10.00 Fabric Downloader version used 13.01 (ROM version is 13.01) Primary clock is CSC 1 Board is analyzed Board State is Line Card Enabled (IOS RUN ) Insertion time: 00:00:11 (2w1d ago) DRAM size: 268435456 bytes FrFab SDRAM size: 67108864 bytes ToFab SDRAM size: 67108864 bytes 0 crashes since restartHá um comando de atalho que pode ser usado para obter o mesmo resultado, mas apenas com as informações úteis:
Router#show diag | i (SLOT | Engine) ... SLOT 1 (RP/LC 1 ): 1 port ATM Over SONET OC12c/STM-4c Multi Mode L3 Engine: 0 - OC12 (622 Mbps) SLOT 3 (RP/LC 3 ): 3 Port Gigabit Ethernet L3 Engine: 2 - Backbone OC48 (2.5 Gbps) ...
A. O suporte para GRPs redundantes foi introduzido no Cisco IOS Software Versões 12.0(5)S e 11.2(15)GS2. Quando dois GRPs são instalados em um chassi do 12000 Series Router, um GRP age como ativo e o outro age como auxiliar ou GRP em standby. Se o RP (Processador de rota principal) falhar ou for removido do sistema, o GRP secundário detectará a falha e iniciará um switchover. Durante um switchover, o GRP secundário assume o controle do roteador, se conecta às interfaces de rede e ativa a interface de gerenciamento de rede local e o console do sistema.
Route Processor Redundancy
O Route Processor Redundancy (RPR) é um modo alternativo para High System Availability (HSA) e permite que o Cisco IOS Software seja inicializado no processador em standby antes do switchover (uma inicialização fria). No RPR, o RP em standby carrega uma imagem do Cisco IOS Software no momento da inicialização e se inicializa no modo de espera; no entanto, embora a configuração de inicialização seja sincronizada com o RP em standby, as alterações do sistema não são. No caso de um erro fatal no RP ativo, o sistema alterna para o processador em standby, que se reinicializa como o processador ativo, lê e analisa a configuração de inicialização, recarrega todas as placas de linha (LCs) e reinicia o sistema.
Route Processor Redundancy Plus
No modo RPR+, o RP em standby é totalmente inicializado. O RP ativo sincroniza dinamicamente a inicialização e as alterações de configuração em execução no RP em standby, significando que o RP em standby não precisa ser recarregado e reinicializado (uma "reinicialização a quente"). Além disso, nos Cisco 10000 e 12000 Series Internet Routers, os LCs não são redefinidos no modo RPR+. Essa funcionalidade proporciona um switchover muito mais rápido entre os processadores. As informações sincronizadas com o RP em standby incluem informações de configuração em execução, informações de inicialização sobre os Cisco 10000 e 12000 Series Internet Routers e alterações no estado do chassi, como Online Insertion and Removal (OIR) de hardware. As informações de LC, protocolo e estado do aplicativo não são sincronizadas com o RP em standby.
O RPR+ foi introduzido no Cisco IOS Software Release 12.0(17)ST. Para obter mais informações sobre LCs com os 12000 Series Internet Routers que suportam RPR+, consulte as Notas de Versão de Plataformas Cruzadas para o Cisco IOS Versão 12.0 S, Parte 2: Novos recursos e notas importantes. Todas as outras placas de linha (como ATM e Engine 3) são redefinidas e recarregadas durante um switchover RPR+.
Switchover Completa Stateful
O modo Stateful Switchover (SSO) fornece toda a funcionalidade do RPR+, pois o Cisco IOS Software é completamente inicializado no RP de standby. Além disso, o SSO suporta a sincronização de LC, protocolo e informações de estado de aplicação entre RPs para recursos e protocolos suportados (um "hot standby").
SSO é um novo recurso disponível desde o Cisco IOS Software Release 12.0(22)S. Para obter mais informações sobre esse recurso, consulte Stateful Switchover.
A. Dependendo dos recursos necessários, as versões 11.2GS, 12.0S ou 12.0ST do software Cisco IOS podem ser instaladas em um 12000 Series Internet Router. A escolha deve ser feita com base nos recursos necessários, nas peças de hardware instaladas e na memória disponível.
Como guia de referência para decidir qual software Cisco IOS instalar, consulte as notas de versão listadas. Eles fornecem uma visão geral detalhada dos recursos e dos componentes de hardware que são suportados para cada Cisco IOS Software Release.
Notas de versão entre plataformas para Cisco IOS versão 12.0 S
Notas de versão entre plataformas para o software Cisco IOS versão 12.0ST
A ferramenta Software Advisor (somente clientes registrados) pode ajudá-lo a escolher o software apropriado para o seu dispositivo de rede.
Observação: a imagem em execução no 12000 Series Internet Router (gsr-x-xx) inclui uma imagem da placa de linha (LC) integrada (glc-x-x) que é baixada para os LCs durante a inicialização do sistema.
A. O suporte para ACLs varia com o tipo de Engine da Camada 3 (L3) da Placa de Linha (LC). O Engine 4 LC não suporta ACLs, mas o Engine 4+ (agora no Early Field Trial (EFT)) os suporta.
A. Consulte a lista de suporte MIB para o 12000 Series Internet Router e a página MIBs da Cisco no site cisco.com para obter mais informações.
A. O 12000 Series Internet Router é geralmente projetado para desempenho de encaminhamento de pacotes de alta velocidade no núcleo de uma rede IP. As Placas de Linha (LCs - Line Cards) Engine 3 e Engine 4+ são projetadas para aplicações de borda e implementam serviços IP avançados (como QoS - Enhanced IP Services) em hardware sem causar impacto no desempenho.
Esta tabela resume o suporte para recursos de QoS por tipo de mecanismo:
MDRR WRED Marcação Notas Mecanismo 0 Sim - Software Sim - Software Somente instrução de limite de taxa. O roteamento com base em política também pode ser usado. Mecanismo 1 No No Somente instrução de limite de taxa. O roteamento com base em política também pode ser usado. Mecanismo 2 Sim - Hardware Sim - Hardware Instrução Single Ingress Rate-Limit somente por interface. Sem ACL. Marcação, MDRR e WRED não estão disponíveis em subinterfaces. Mecanismo 3 Sim - Hardware Sim - Hardware Porta, ACL, Taxa-Limite As subinterfaces são suportadas no Engine 3. Mecanismo 4 Sim - Hardware Sim - Hardware Sim - Com base na porta com limite de taxa. Não na ACL. Suporte mínimo a subinterface. Engine 4+ Sim - Hardware Sim - Hardware Sim - como o Engine 4, mas também possui suporte de ACL. 1 MDRR = Modified Deficit Round Robin
2 WRED = Detecção aleatória antecipada ponderada
O mecanismo correto de programação do pacote de um roteador depende da arquitetura da switching. Os Padrões WFQ e CBWFQ são os algoritmos de escalonamento bem conhecidos de alocação de recursos nas plataformas do roteador Cisco com uma arquitetura baseada em barramento. No entanto, eles não são suportados no Cisco 12000 Series Router. O enfileiramento de prioridade antiga e o enfileiramento personalizado também não são suportados pelo Cisco 12000 Series Router. Em vez disso, o Gigabit Switch Router (GSR) usa um mecanismo de enfileiramento que melhor se adapta à sua arquitetura e à sua matriz de comutação de alta velocidade. O mecanismo é MDRR.
Dentro do DDR (Deficit Round Robin), cada fila de serviço tem um valor quântico associado - um número médio de bytes atendidos em cada rodada - e um contador de déficit inicializado com o valor quântico. Cada fila de fluxo não vazia é servida de forma round-robin, agendando em média pacotes de bytes quânticos em cada rodada. Os pacotes em uma fila de serviço são servidos desde que o contador de déficit seja maior do que zero. Cada pacote servido reduz o contador de déficit de um valor igual a seu comprimento em bytes. Uma fila não poderá mais ser atendida depois que o contador de déficit ficar zerado ou negativo. Em cada nova rodada, cada contador de déficit de fila não vazia é incrementado pelo seu valor quântico.
O MDRR difere do DRR regular adicionando uma fila especial de baixa latência que pode ser atendida em um dos dois modos:
Modo de prioridade estrita — A fila é atendida sempre que não está vazia. Isso garante o menor retardo possível para esse tráfego.
Modo alternativo —A fila de baixa latência é servida alternando entre si e as outras filas.
Dica: essa fila de baixa latência é absolutamente necessária para o tráfego sensível ao tempo, que precisa de atraso muito baixo e jitter baixo. Por exemplo, se você quiser implantar uma rede de Voz sobre IP (VoIP), os requisitos de retardo e jitter são bastante rigorosos, e a única maneira de atender a esses requisitos é usar o modo de prioridade estrita. O SLA (Service Level Agreement, contrato de nível de serviço) no backbone para a classe de fila de prioridade (PQ) exige pouco atraso e instabilidade, e nenhuma perda. O modo alternativo introduz mais atraso e, portanto, mais instabilidade na classe PQ. Um provedor de serviços projeta a classe PQ de modo que sua taxa média de uso nunca exceda 30 a 50%. É permitido ter rajadas na classe PQ acima de 100% da taxa de saída. Nesse caso, as outras classes morrem de fome, mas por um tempo muito curto (talvez algumas centenas � no pior cenário).
Estas tabelas listam o suporte para MDRR nas filas de hardware ToFab (em direção à matriz de comutação) e FrFab (da matriz de comutação):
ToFab MDRR alternativo ToFab Strict MDRR ToFab WRED Eng0 não sim sim Eng1 não não não Eng2 sim sim sim Eng3 sim sim sim Eng4 sim sim sim Eng4+ sim sim sim Toda a Classe de Serviço (CoS - Class of Service) ToFab no 12000 Series Internet Router deve ser configurada através da sintaxe de CoS legada.
MDRR alternativo de FrFab MDRR restrito de FrFab FrFab WRED Eng0 não sim sim Eng1 não não não Eng2 sim1 sim sim Eng3 sim2 sim sim Eng4 sim sim sim Eng4+ sim sim sim 1 O MDRR alternativo na direção FrFab só pode ser utilizado com a sintaxe de CoS herdada para Engine 2 LCs.
2 O hardware do Engine 3/5 suporta modelagem e vigilância de saída por fila. Este recurso fornece um superconjunto do enfileiramento MDRR de modo alternativo.
A. O MQC simplifica a configuração dos recursos de QoS (Quality of Service) em um roteador que steja executando o Cisco IOS Software, fornecendo uma sintaxe de linha de comando pelas plataformas. O MQC contém estes três passos:
Definindo uma classe de tráfego com o comando class-map
Criando uma política de serviço associando a classe de tráfego a uma ou mais políticas de QoS (usando o comando policy-map)
Anexação da política de serviço à interface com o comando service-policy
Para obter mais informações, consulte a Interface de Linha de Comando de Qualidade de Serviço Modular.
O MQC no 12000 Series Internet Router varia um pouco da implementação em outras plataformas. Além disso, o MQC em cada mecanismo de encaminhamento de Camada 3 (L3) pode variar um pouco.
Esta tabela lista o suporte MQC para todos os tipos de L3 Engine de Line Cards (LCs):
Tipo de L3 Engine Mecanismo 01 Mecanismo 1 Mecanismo 2 Mecanismo 3 Mecanismo 4 Engine 4+ Suporte a MQC yes3 não yes3 sim sim sim Versão do Cisco IOS Software 12.0(15)S - 12.0(15)S2 12.0(21)S 12.0(22)S 12.0(22)S 1As placas de linha 4OC3/ATM e LC-1OC12/ATM Engine 0 não suportam MQC.
2 Há algumas exceções relativas ao suporte MQC em alguns LCs:
Para a LC ATM OC3 de oito portas, ela é suportada em 12.0(22)S e versões posteriores.
Para o CHOC3/STM1 de duas portas, ele é suportado desde 12.0(17)S.
Para o DPT OC-48, ele é suportado desde 12.0(18)S.
3 Para Engine 0 e Engine 2, o MQC suporta apenas estes comandos:
match ip precedence [value]
percentagem de largura de banda [valor]
prioridade
aleatório
precedência aleatória [prec] [min] [max] 1
O MQC suporta apenas filas FrFab. As filas ToFab não são suportadas pelo MQC. Como consequência, Rx Weighted Random Early Detection (WRED) e Modified Deficit Round Robin (MDRR) só podem ser configurados através de uma CLI tradicional.
Isso é válido para todos os LCs. O MQC não sabe sobre a Classe de Serviço (CoS - Class of Service) do ToFab.
Políticas de Rx não podem ser utilizadas porque filas de saída virtuais (conhecidas como filas ToFab) não são filas de entrada. O motivo é que as filas ToFab pertencem a um slot ou porta de destino. As filas de entrada devem ser associadas somente a uma interface de entrada, sem considerar o slot ou a porta de destino. No mecanismo de extremidade, as únicas filas de entrada são as filas modeladas (de entrada).
Os LCs do Engine 3 suportam MQC a partir da versão 2. No Engine 3, o MQC pode ser usado para configurar filas moldadas na direção ToFab; as filas ToFab regulares só podem ser configuradas pela CLI. O MQC pode ser usado para configurar todas as filas FromFab. O suporte a MQC está disponível para definições de interface física/de canal em 12.0(21)S/ST e foi estendido para suportar definições de subinterface, bem como em 12.0(22)S/ST.
Observação: embora o MQC suporte Taxas de Acesso Confirmadas (CAR - Committed Access Rates), ele não suporta a função de continuar; esse é um problema genérico de MQC e não está limitado aos 12000 Series Internet Router ou Engine 3 LCs.
Aqui, você pode ver as diferenças de implementação de MQC entre Engine 2 e Engine 3:
Mecanismo 2
Há apenas um único nível de configuração de compartilhamento de largura de banda.
A porcentagem de largura de banda na CLI é convertida internamente em um valor de quantum e, em seguida, programada no valor apropriado.
Mecanismo 3
Há dois níveis de configuração de compartilhamento de largura de banda.
Há uma largura de banda mínima e um quantum para cada fila.
O percentual de largura de banda do CLI é traduzido em uma taxa (Kbps), dependendo da taxa de link básica, e depois é configurado diretamente na fila. Não é feita nenhuma conversão para um valor quântico. A precisão dessa garantia de largura de banda mínima é de 64 Kbps.
O valor quântico é definido internamente, correspondendo ao MTU (unidade de transmissão máxima) da interface. Além disso, é definido igualmente para todas as filas. Não existe mecanismo CLI MQC para modificar esse valor quântico, direta ou indiretamente.
Observação: é necessário que o valor quântico seja maior ou igual à MTU da interface. Além disso, o valor quântico internamente está em unidades de 512 bytes. Por isso, para nosso MTU padrão de 4470 bytes, o valor quântico mínimo de MTU deve ser 9.
A. FEC não é suportado na placa Fast Ethernet (FE). O Gigabit Ether Channel (GEC) não é suportado atualmente em todas as placas de linha Gigabit Ethernet (GE) (LCs) (por exemplo, GE e 3GE).
A. O Cisco IOS Software Release 12.0(6) introduziu suporte para 802.1q somente em interfaces GE. Há suporte para encapsulamento de 802.1q em todos os LCs de GE. O 12000 Series Internet Router não oferece suporte ao encapsulamento ISL e não há suporte planejado.
router#show interface GigabitEthernet 3/0 mac-accounting GigabitEthernet3/0 GE to LINX switch #1 Output (431 free) 0090.bff7.a871(1 ): 1 packets, 85 bytes, last: 44960ms ago 00d0.6338.8800(3 ): 2 packets, 145 bytes, last: 33384ms ago 0090.86f7.a840(9 ): 2 packets, 145 bytes, last: 12288ms ago 0050.2afc.901c(10 ): 4 packets, 265 bytes, last: 1300ms agoA. A Placa de Linha (LC - Line Card) 3xGE também oferece suporte à contabilidade de política de Contabilidade de NetFlow de Amostra e Protocolo de Gateway de Borda (BGP - Border Gateway Protocol).
A. Desde o Cisco IOS Software Release 12.0(6)S, o NetFlow é suportado nos Cisco 12000 Series Routers, mas somente nas Engine 0 e 1 Line Cards (LCs). O NetFlow não é suportado nos LCs Gigabit Ethernet (GE).
Desde que o Cisco Software Release IOS 12.0(7)S, NetFlow seja suportado no GE LC.
Desde a versão 12.0(14)S do Cisco IOS Software, o fluxo de rede exemplificado é suportado pelos LCs do Engine 2 Packet-over-SONET (PoS). O recurso Sampled NetFlow permite tirar a amostragem de um dos pacotes de x IP que está sendo encaminhado aos roteadores, permitindo que o usuário defina o intervalo x interval com um valor entre um mínimo e um máximo. Exemplos de pacotes são considerados no cache de fluxo NetFlow do roteador. Esses pacotes de amostra diminuem substancialmente a necessidade de utilização da CPU para os pacotes NetFlow, permitindo que a maioria dos pacotes seja comutada mais rápido pois eles não precisam passar pelo processamento adicional de NetFlow.
Consulte o NetFlow de Exemplo para obter mais informações.
Desde o Cisco IOS Software Version 12.0(14)S, o NetFlow Export Version 5 também é suportado no Cisco 12000 Series Internet Router. O formato de exportação da versão 5 pode ser ativado junto com os recursos tradicionais NetFlow e Sampled NetFlow. O recurso NetFlow Export versão 5 fornece a capacidade de exportar dados de granularidade fina para o coletor NetFlow . As informações e as estatísticas por fluxo são mantidas e carregadas na estação de trabalho.
Há suporte para o Sampled NetFlow nos LCs de GE de 3 portas desde a versão do Software Cisco IOS 12.0(16)S.
Desde o Cisco IOS Software Release 12.0(18)S, o Sampled NetFlow e as Listas de Controle de Acesso 128 (ACLs) em Aplicações de switching de pacotes por circuitos integrados específicos (ASIC) (PSA), podem ser configurados ao mesmo tempo nas LCs de Pacotes sobre SONET (PoS) Mecanismo 2.
Desde o Cisco IOS Software Version 12.0(19)S, o recurso de exportação múltipla de destinos do NetFlow permite a configuração de vários destinos de dados do NetFlow. Com esse recurso habilitado, dois fluxos idênticos de dados do NetFlow são enviados ao host de destino. Atualmente, o número máximo de destinos de exportação permitidos é dois.
O recurso de destinos de exportação múltipla NetFlow está disponível somente se o NetFlow estiver configurado.
Consulte Exemplos de Detalhes do NetFlow e Suporte à Plataforma para obter mais informações sobre as plataformas suportadas.
A. Sim, a partir do software Cisco IOS versão 12.0(10)S. No entanto, há algumas restrições devido à arquitetura dos LCs do Engine 2. O PSA (Aplicativo de switching de pacotes) do ASIC (Circuito integrado específico do aplicativo) é usado em LCs do Engine 2 para encaminhar pacotes de IP e MPLS (Switching de rótulo multiprotocolo). Ele usa um mecanismo de pesquisa baseado em métrica, microsequenciadores e outro hardware especial para auxiliar no processo de encaminhamento de pacotes. O PSA é uma operação de distribuição ASIC. Portanto, o desempenho dos LCs do Engine 2 depende dos ciclos de cada um dos seis estágios. Ciclos adicionais necessários para suportar recursos adicionais ou processamento resultam em degradação do desempenho do PSA. É por isso que os LCs baseados no Engine 2 não podem suportar simultaneamente todos os recursos do Cisco IOS Software. Para ajudar os clientes a habilitar determinados recursos no Engine 2 LC, vários pacotes de microcódigo PSA são personalizados. Por exemplo, as ACLs não podem coexistir com Per Interface Rate Control (PIRC).
A. Yes. O train da versão 12.0S do software Cisco IOS suporta engenharia de tráfego e o protocolo TDP. O treinamento do Cisco IOS 12.0ST inclui suporte para VPNs (Redes privadas virtuais) de MPLS e LDP (Protocolo de distribuição de rótulos). O MPLS é suportado em placas DPT (Dynamic Packet Transport) desde o Cisco IOS Software versão 12.0(9)S.
A. O comando show controllers clock exibe o CSC ativo, como mostrado neste exemplo:
Router#show controllers clock Switch Card Configured 0x1F (bitmask), Primary Clock for system is CSC_1 System Fabric Clock is Redundant Slot # Primary ClockMode 0 CSC_1 Redundant 1 CSC_1 Redundant 2 CSC_1 Redundant 3 CSC_1 Redundant 4 CSC_1 Redundant 16 CSC_1 Redundant 17 CSC_1 Redundant 18 CSC_1 Redundant 19 CSC_1 Redundant 20 CSC_1 Redundant
A. Os comandos show gsr e show diag exibem os LCs instalados. A primeira fornece o estado do LC, enquanto a segunda é mais curta, como mostrado neste exemplo:
Router#show gsr Slot 0 type = 1 Port SONET based SRP OC-12c/STM-4 state = Line Card Enabled Slot 1 type = 8 Port Fast Ethernet state = Line Card Enabled Slot 2 type = 1 Port E.D. Packet Over SONET OC-48c/STM-16 state = Line Card Enabled Slot 3 type = Route Processor state = IOS Running ACTIVE Slot 4 type = 4 Port E.D. Packet Over SONET OC-12c/STM-4 state = Line Card Enabled Slot 16 type = Clock Scheduler Card(6) OC-192 state = Card Powered Slot 17 type = Clock Scheduler Card(6) OC-192 state = Card Powered PRIMARY CLOCK Slot 18 type = Switch Fabric Card(6) OC-192 state = Card Powered Slot 19 type = Switch Fabric Card(6) OC-192 state = Card Powered Slot 20 type = Switch Fabric Card(6) OC-192 state = Card Powered Slot 24 type = Alarm Module(6) state = Card Powered Slot 25 type = Alarm Module(6) state = Card Powered Slot 28 type = Blower Module(6) state = Card Powered Router#show diag summary SLOT 0 (RP/LC 0 ): 1 Port SONET based SRP OC-12c/STM-4 Single Mode SLOT 1 (RP/LC 1 ): 8 Port Fast Ethernet Copper SLOT 2 (RP/LC 2 ): 1 Port E.D. Packet Over SONET OC-48c/STM-16 Single Mode/SR SC-SC connector SLOT 3 (RP/LC 3 ): Route Processor SLOT 4 (RP/LC 4 ): 4 Port E.D. Packet Over SONET OC-12c/STM-4 Multi Mode SLOT 16 (CSC 0 ): Clock Scheduler Card(6) OC-192 SLOT 17 (CSC 1 ): Clock Scheduler Card(6) OC-192 SLOT 18 (SFC 0 ): Switch Fabric Card(6) OC-192 SLOT 19 (SFC 1 ): Switch Fabric Card(6) OC-192 SLOT 20 (SFC 2 ): Switch Fabric Card(6) OC-192 SLOT 24 (PS A1 ): AC PEM(s) + Alarm Module(6) SLOT 25 (PS A2 ): AC PEM(s) + Alarm Module(6) SLOT 28 (TOP FAN ): Blower Module(6)
A. Emita o comando execute-on slot <slot #> execute-on all.
A. No modo de ativação, emita o comando attach <slot #>. Para sair do LC, emita o comando exit.
A. Emita o comando diag <slot #> verbose. A execução de diagnósticos interrompe a operação normal e o encaminhamento de pacotes no LC. Se o diagnóstico falhar, o LC permanecerá com status inativo. Para reiniciá-lo, você pode executar o comando microcode reload <slot #> ou hw-module slot <slot #> reload. Os diagnósticos não encontram problemas com as Placas de matriz de comutação (SFCs).
A. Esses comandos podem ser usados para monitorar a utilização do buffer:
execute-on slot <slot #> show controllers tofab queues
execute-on slot <slot #> show controllers frfab queues
A. A memória do pacote nos Cisco 12000 Series Routers é dividida em dois bancos: ToFab e FrFab. A memória ToFab é usada para pacotes que vêm em uma das interfaces na Placa de Linha (LC) e vão até a estrutura, enquanto a memória FrFab é usada para pacotes que saem de uma interface no LC da estrutura.
Essas filas ToFab e FrFab são o conceito mais importante a ser compreendido para fazer Troubleshooting eficiente de problemas com pacotes ignorados no 12000 Series Internet Router.
Observação: ToFab (em direção à estrutura) e Rx (recebido pelo roteador) são dois nomes diferentes para a mesma coisa, assim como FrFab (da estrutura) e Tx (transmitido pelo roteador). Por exemplo, o Circuito Integrado Específico de Aplicativo de Gerenciamento de Buffer ToFab (ASIC - ToFab Buffer Management Application-Specific Integrated Circuit) (BMA - Application-Specific Integrated Circuit) também é conhecido como RxBMA. Este documento usa a convenção ToFab/FrFab, mas você pode ver a nomenclatura Rx/TX usada em qualquer outro lugar.
LC-Slot1#show controllers tofab queues Carve information for ToFab buffers SDRAM size: 33554432 bytes, address: 30000000, carve base: 30029100 33386240 bytes carve size, 4 SDRAM bank(s), 8192 bytes SDRAM pagesize, 2 carve(s) max buffer data size 9248 bytes, min buffer data size 80 bytes 40606/40606 buffers specified/carved 33249088/33249088 bytes sum buffer sizes specified/carved Qnum Head Tail #Qelem LenThresh ---- ---- ---- ------ --------- 5 non-IPC free queues: 20254/20254 (buffers specified/carved), 49.87%, 80 byte data size 1 17297 17296 20254 65535 12152/12152 (buffers specified/carved), 29.92%, 608 byte data size 2 20548 20547 12152 65535 6076/6076 (buffers specified/carved), 14.96%, 1568 byte data size 3 32507 38582 6076 65535 1215/1215 (buffers specified/carved), 2.99%, 4544 byte data size 4 38583 39797 1215 65535 809/809 (buffers specified/carved), 1.99%, 9248 byte data size 5 39798 40606 809 65535 IPC Queue: 100/100 (buffers specified/carved), 0.24%, 4112 byte data size 30 72 71 100 65535 Raw Queue: 31 0 17302 0 65535 ToFab Queues: Dest Slot 0 0 0 0 65535 1 0 0 0 65535 2 0 0 0 65535 3 0 0 0 65535 4 0 0 0 65535 5 0 17282 0 65535 6 0 0 0 65535 7 0 75 0 65535 8 0 0 0 65535 9 0 0 0 65535 10 0 0 0 65535 11 0 0 0 65535 12 0 0 0 65535 13 0 0 0 65535 14 0 0 0 65535 15 0 0 0 65535 Multicast 0 0 0 65535Esta lista descreve alguns dos principais campos encontrados no exemplo mencionado:
Tamanho da RAM dinâmica síncrona (SDRAM): 33554432 bytes, endereço: 30000000, base de gravação: 30029100 - O tamanho da memória do pacote de recepção e o local do endereço onde começa.
max buffer data size 9248 bytes, min buffer data size 80 bytes – Tamanhos máximo e mínimo do buffer.
40606/40606 buffers specified/carved - Buffers especificados pelo Cisco IOS Software para serem gravados e o número dos buffers gravados no momento.
filas livres não IPC - Os pools de buffer de comunicação não entre processos (IPC) são os pools de buffer de pacotes. Os pacotes chegando no LC teriam um a buffer alocado de um desses pools de buffer, dependendo de seu tamanho. Em alguns LCs, o algoritmo buffer-carving cria apenas três filas não IPC. A razão é que as filas de ToFab são gravadas em MTU (Unidade Máxima de Transmissão) mais suportada do LC específico. Por exemplo, os LCs Ethernet suportam apenas três filas (até o tamanho de 1.568 bytes) e não precisam de um pool de 4.544 bytes. A saída de exemplo mostra cinco pools de buffers de pacotes de tamanhos de 80, 608, 1568, 4544 e 9248 bytes. Para cada pool, são fornecidos detalhes adicionais:
20254/20254 (buffers especificados/gravados), 49,87%, tamanho de dados de 80 bytes 49,87% da memória de pacotes recebidos foi gravada em 20.254 buffers de 80 bytes.
Qnum - O número da fila.
#Qelem O número de buffers nesta fila que ainda estão disponíveis. Essa é a coluna para verificar e encontrar de qual fila foi feito backup.
Começo e fim - Um mecanismo de começo e fim é usado para garantir que as filas estejam se movimentando corretamente.
Fila IPC - Reservada para mensagens IPC do LC para o GRP (Gigabit Route Processor). Para obter uma explicação sobre o IPC, consulte Troubleshooting de Mensagens de Erro Relacionadas ao CEF.
Fila Bruta - Quando um pacote de entrada recebe um buffer de uma fila livre não IPC, ele é enfileirado na fila bruta. A fila bruta é processada First In First Out (FIFO) pela CPU da LC durante as interrupções. Um número muito grande na coluna #Qelem da linha da fila bruta indica que você tem muitos pacotes aguardando na CPU, o que não pode acompanhar a taxa na qual esses pacotes precisam ser atendidos. Um sintoma desse problema está aumentando os erros ignorados, conforme visto na saída do comando show interfaces. Esse problema é muito raro.
Fila ToFab - Filas de saída virtuais; um slot por destino mais um para tráfego de transmissão múltipla. A saída de exemplo acima exibe 15 filas de saída virtuais. Embora o 12012 contenha 12 slots, ele foi originalmente projetado como um chassi de 15 slots. As filas de saída virtual 13 a 15 não são utilizadas.
Depois que a CPU do LC de entrada toma uma decisão de comutação de pacotes, o pacote é enfileirado na fila de saída virtual correspondente ao slot para o qual o pacote é destinado. O número na quarta coluna é o número de pacotes atualmente enfileirados em uma fila de saída virtual.
No GRP, emita o comando attach para conectar a um LC e, em seguida, emita o comando show controller frfab queue para exibir a memória do pacote de transmissão. Além dos campos na saída ToFab, a saída FrFab exibe uma seção Filas de interface. A saída varia com o tipo e o número de interfaces no LC de saída.
Existe uma de tal fila para cada interface no LC. Os pacotes destinados a uma interface específica são colocados na fila da interface correspondente.
LC-Slot1#show controller frfab queue ========= Line Card (Slot 2) ======= Carve information for FrFab buffers SDRAM size: 16777216 bytes, address: 20000000, carve base: 2002D100 16592640 bytes carve size, 0 SDRAM bank(s), 0 bytes SDRAM pagesize, 2 carve(s) max buffer data size 9248 bytes, min buffer data size 80 bytes 20052/20052 buffers specified/carved 16581552/16581552 bytes sum buffer sizes specified/carved Qnum Head Tail #Qelem LenThresh ---- ---- ---- ------ --------- 5 non-IPC free queues: 9977/9977 (buffers specified/carved), 49.75%, 80 byte data size 1 101 10077 9977 65535 5986/5986 (buffers specified/carved), 29.85%, 608 byte data size 2 10078 16063 5986 65535 2993/2993 (buffers specified/carved), 14.92%, 1568 byte data size 3 16064 19056 2993 65535 598/598 (buffers specified/carved), 2.98%, 4544 byte data size 4 19057 19654 598 65535 398/398 (buffers specified/carved), 1.98%, 9248 byte data size 5 19655 20052 398 65535 IPC Queue: 100/100 (buffers specified/carved), 0.49%, 4112 byte data size 30 77 76 100 65535 Raw Queue: 31 0 82 0 65535 Interface Queues: 0 0 0 0 65535 1 0 0 0 65535 2 0 0 0 65535 3 0 0 0 65535Esta lista descreve alguns dos principais campos encontrados no exemplo mencionado:
Filas livres não-IPC - Estas filas são pools de buffers de pacotes de vários tamanhos. Quando um pacote é recebido em uma tela, o buffer de tamanho adequado é obtido em uma dessas filas. O pacote é copiado no buffer, que é então colocado na fila de interface de saída apropriada. Diferentemente das filas ToFab, as filas FrFab são gravadas no MTU máximo do sistema inteiro para suportar um pacote originado em qualquer interface de entrada.
Fila IPC - Reservada para mensagens IPC do GRP para o LC.
Filas de interface - Essas filas são por interface (diferentemente das filas ToFab, que são por slot de destino). O número (65535) na coluna mais à direita é tx-queue-limit. Esse número pode ser ajustado por meio da emissão do comando tx-queue limit, mas somente no Engine 0 LC. Esse comando limite o número de buffers de pacotes de transmissão que uma fila por interface pode ocupar. Reduza esse valor quando uma interface específica estiver altamente congestionada e exigir que LC armazene em buffer um alto número de pacotes em excesso.
A. fl significa carregador de estrutura. O comando completo fornece instruções para que o Processador de Rota (RP) use o carregador de estrutura em pacote para fazer o download da imagem do Software Cisco IOS nas Placas de Linha (LCs). Em outras palavras, o RP aparece primeiro e faz o download do carregador de estrutura para os LCs. A imagem completa do Cisco IOS Software é então descarregada para os LCs usando o novo downloader de estrutura. O comando service download-fl entra em vigor após a reinicialização. Você pode ler mais sobre isso em Atualizando o Firmware de Placa de Ingresso em um 12000 Series Router.
A. idbs-rem significa que os Blocos de Descritores de Interface (IDBs) associados à interface foram removidos. Essa mensagem normalmente indica uma placa ruim ou uma placa que foi inserida incorretamente. Primeiro, você deve tentar recolocar o LC ou recarregá-lo manualmente, emitindo o comando hw-module slot <slot #> reload. Se a placa ainda não for reconhecida, substitua-a.
A. Elas são um fator do GBIC e não dependem da LC.
A. O comando show controllers fia fornece as informações solicitadas. Você deve verificar esse comando no Gigabit Route Processor (GRP) principal e em todas as Line Cards (LCs) anexando-se a cada uma delas separadamente. Se todos reclamarem de um SFC, primeiro tente recolocá-lo. Se o problema persistir, substitua a placa defeituosa. Se apenas uma LC se queixar de uma SFC em que as CRCs estão aumentando, então essa LC provavelmente está com defeito e não a SFC.
Mais informações estão disponíveis em How To Read the Output of the show controller fia Command.
A. O comando show gsr chassis-info pode ser usado para encontrar o número de série do chassi. Neste exemplo, TBA03450002 é o número de série deste Cisco 12000 Series Internet Router.
Router#show gsr chassis-info Backplane NVRAM [version 0x20] Contents - Chassis: type 12416 Fab Ver: 3 Chassis S/N: TBA03450002 PCA: 73-4214-3 rev: A0 dev: 4759 HW ver: 1.0 Backplane S/N: TBC03450002 MAC Addr: base 0030.71F3.7C00 block size: 1024 RMA Number: 0x00-0x00-0x00 code: 0x00 hist: 0x00 Preferred GRP: 7
A. O %TFIB-7- SCANSABORTED: A verificação de TFIB que não conclui a mensagem de syslog é recebida quando o scanner do Cisco Express Forwarding (CEF) é executado periodicamente, mas é chamada imediatamente enquanto a tabela do Address Resolution Protocol (ARP) é alterada. Depois de chamado, o scanner CEF chama o scanner TFIB que analisa sequencialmente a tabela ARP e atualiza o banco de dados TFIB. Se o scanner TFIB já estiver em execução e, ao mesmo tempo, o scanner CEF for chamado devido a uma alteração na tabela ARP, o scanner CEF adiará a chamada para o scanner TFIB até que ele conclua a verificação atual. Se o scanner TFIB não concluiu a primeira verificação e o scanner CEF recebe mais de 60 solicitações para atualizar TFIB0, então o %TFIB-7- SCANSABORTED: A verificação de TFIB que não está concluindo as mensagens é exibida. Se a mensagem terminar com a string MAC atualizada, como %TFIB-7-SCANSABORTED: A verificação de TFIB não está sendo concluída. Sequência MAC atualizada, então a mensagem significa que a sequência de adjacências de uma interface continua mudando. Isso ocorre principalmente devido a uma configuração ou configuração incorreta.
A. O GEC não é suportado no SPA-10xGE ou no SPA-10xGE-V. A canalização da interface não é suportada. Portanto, não é possível vincular a interface Gigabit ethernet a um canal de porta configurado com o comando channel-group port-channel-number.
A. Este é um comportamento esperado. A CPU tem 4 GB de espaço de endereço efetivo. Dos 4 GB, os últimos 256 MB são mapeados para os vários dispositivos de hardware. O mapeamento é feito pela descoberta do chip de controle do sistema. Assim, somente 3,75 GB estão disponíveis para mapeamento para dispositivos de memória.
O chip Discovery suporta o mapeamento de quatro bancos de memória. Cada banco deve ter tamanho, que é uma potência de 2. Portanto, os três primeiros bancos estão configurados para ter 1 GB de tamanho e o último - 0,5 GB de tamanho, totalizando 3,5 GB.
A. O SPA-5X1GE suporta controle de fluxo. Para as interfaces Fast Ethernet e Gigabit Ethernet no Cisco 12000 Series Router, o controle de fluxo é negociado automaticamente quando a negociação automática está ativada. Assim, não há como ativar/desativar o controle de fluxo através da CLI, pois ele é negociado automaticamente.
Consulte Configurando a Autonegociação em uma Interface para obter mais informações.
Este documento foi útil? Sim Não
Agradecemos seus comentários.
Abra um caso de suporte (Requer um contrato de serviço da Cisco.)
Consulte as Convenções de dicas técnicas da Cisco para obter informações sobre as convenções usadas neste documento.
Revisão | Data de publicação | Comentários |
---|---|---|
1.0 |
08-Aug-2008 |
Versão inicial |