交换机 : Cisco Catalyst 8500 系列多业务交换路由器

Catalyst 8540/8510 MSRs和Lightstream 1010 ATM交换机的硬件故障排除:IOS升级

2015 年 8 月 28 日 - 机器翻译
其他版本: PDFpdf | 英语 (2015 年 4 月 22 日) | 反馈


IOS 升级


目录


<<<Previous部分下Section>>>



思科提供LightStream1010和Catalyst 8500 ATM交换机路由器的几个Cisco IOS软件版本。每版本提供功能和硬件支持不同组合。当选择版本时,此部分为这些平台提供常用Cisco IOS软件版本建议并且讨论要素考虑。

Cisco IOS 版本模型概述

因为IOS版本11.3 (和更加充分地从版本12.0)思科跟随了通常使用版本的两种类型的IOS版本模型:
  • 主要版本-识别由以大写字母不终结的版本名称。例如,版本12。0(15)是可用的在软件中心为LightStream1010。Cisco IOS主要版本寻找更加巨大的稳定性和质量。因此,主要版本不接受增加功能或平台。每维护修订版提供仅bug修复。
  • 早期部署(ED)版本-不同于主要Cisco IOS版本, Cisco IOS ED版本是给市场带来新发展计划的通信工具。ED版本的每维护修订版包括不仅bug修复,但是一套新特性,新建的平台支持和一般增强对协议和Cisco IOS基础架构。每一个对两年, ED版本的功能和平台被移植对下主要Cisco IOS版本。在ED版本中种类是以下:
    • 统一技术早期部署(CTED)版本由他们的名称是容易辨认,以“T”总是结束(技术)。统一技术版本示例是Cisco IOS 11.3T、12.0T和12.1T。
    • 特定技术早期部署(STED)版本瞄准一个特定技术或销售剧院。他们在特定平台总是发布。STED版本识别使用两个字母被添附对主要版本。第一个字母识别目标技术。例如, “W”表明版本被瞄准对ATM、局域网交换和第3层交换技术。Cisco IOS版本11.2WA3、11.3WA4和12.0W5 Cisco ATM交换机路由器的是STED版本所有示例。
关于Cisco版本的更多信息培训,并且版本模式是可用的在Cisco.com在白皮书:Cisco IOS参考指南。此白皮书更多详细版本也是可用的在Cisco IOS版本:完整参考

用于 LightStream 1010 的 12.0 主线版本与 12.0W5

LightStream1010支持Cisco IOS镜像两个主要系列:12.0主线版本与12.0W5。通常,主线镜像为平台运行Cisco IOS提供多数稳定版本。然而,此指南不适用于12.0主线为LightStream1010。

12.0主线镜像从11.3WA4系列派生,特别地11.3(5)WA4(8)版本。在最初的少数维护版以后, 12.0主线镜像不包含其中任一新建的LightStream 1010特定功能。特别地提高LightStream1010的功能的新特性在12.0W5系列集成。因此,如果只需要11.3WA4功能,思科推荐12.0主线镜像作为总部署维护路径。否则,思科推荐最新的12.0W5镜像。

另外, Cisco版本运行12.0主线的每个平台的一个维护镜像。请注意仅一些LightStream 1010特定bug修复集成12.0主线版本。因此,特定适用对LightStream1010 LightStream1010的最新12.0主线版本可能或可能不包含bug。下表提交其中一些修正,但是没有被认为是完整列表。
 
 

Cisco Bug ID 固定版本 说明
CSCdr68425 12.0(13) 解决关于创建软奇VC的一问题与PVP带宽的95百分比。在VBR虚拟路径通道上,呼叫的PCR流量参数根据通道的PCR当前核对而不是通道的最大等价带宽。 
CSCdr16095 12.0(13) 既使当物理连通性优良,是解决与失败交换虚拟电路(SVC)的呼叫建立的一问题。并且包括以下MIB对象:
  • csfSigCallTotalSetupAttempts :呼叫建立尝试总数。
  • csfSigCallTotalFailAttempts :失败呼叫设置尝试总数。
  • csfSigCallFilterFailAttempts :失败呼叫匹配诊断过滤器的设置尝试编号。
CSCdr96649 12.0(14) 解决在Catalyst 8510 MSR平台的软件所制崩溃在PC 0x600B3A60。 
CSCdp90229 12.0(15) 应用在ATM信令代码运行的修正在路由器。解决在7507平台的失败由于总线错误在地址0xD0D0D19。
CSCdk87932 12.0(16) 实现SSCOP状态级别更改。解决SSCOP BGN/END PDU符合问题,并且允许交换机,并且兼容的路由器与在12.1E的SVC冗余功能制作镜像。

Cisco IOS 软件版本 12.0W5

12.0W5技术版本LightStream1010的以及Catalyst 8500系列的根据并且保持与Cisco IOS 12.0主线镜像的同步。同步意味着特定12.0(X)W5镜像包括bug修复和匹配的12.0(X)主线镜像一样。例如, 12.0(16)W5镜像包括bug修复和12.0(16)主线镜像一样。

作为技术版本, 12.0W5系列集成新的硬件支持,例如八端口T1/E1 IMA端口适配器和新建的软件支持,例如IP多层交换(MLS)在ATM和快速简单服务器冗余协议(FSSRP)。

12.0W5版本使用以下命名方案:

12.0(1)W5(X)
12.0(1)W5(Y)
12.0(x)W5(Z)
12.0(y)W5(Zb)
  • 小写x和y -指示parent IOS主线版本的版本。
  • 大写X、Y和Z -指示维护级版本。维护版集成新特性和新的软件修正。维护版典型地发布每七到八周。
要了解的一个重要概念关于Cisco IOS是普遍部署状态,是指点思科宣称版本是稳定的在所有平台和在所有网络环境。版本到达GD状态,如果满足某一质量标准,包括从实际客户的肯定的反馈。仅主线版本,不集成新建的硬件和软件支持,设计到达GD状态。技术版本类似12.0W5不到达GD状态。

您能查看关于12.0W5(X)版本的更多信息通过单击此处和通过检查版本注释您的ATM交换路由器。

Cisco IOS 软件版本 12.1(5)EY

Cisco IOS软件版本12.1(x)EY系列当前支持Catalyst 8500系列和LightStream1010。您能通过单击查看关于此系列的更多信息在以下链路: 12.0W5系列有效进入LightStream1010和Catalyst 8500的维护模式在版本12.0(10)W5(18b)以后。12.1(x)EY系列是新特性和新的硬件支持介绍的X或短期技术版本。12.1(x)EY系列将合并回到主12.1E版本和根本地到12.2E版本。

镜像内存要求

在升级您的ATM交换路由器前,请保证您的系统有支持的充足的存储器资源12.0W5镜像。您的交换机路由器内部体系结构使用以下存储器组件。
  • 当您关掉或重新启动时,闪存存储Cisco IOS软件的复制和保留。而8510 MSR和LightStream1010要求八MB闪存, 8540 MSR要求闪存16 MB。
  • 在请启动,系统负载运行的镜像到DRAM,镜像运行。DRAM也存储动态配置信息和状态表例如路由表和虚拟电路表。Catalyst 8540 MSR当前要求256 MB动态随机访问存储器(DRAM),当8510 MSR时,并且LightStream1010要求DRAM 64 MB。
请使用show version命令确定您的当前相当数量DRAM和闪存。在以下输出中, LightStream1010有DRAM和八MB 64 MB闪存。
   ls1010-3.8#show version
   Cisco Internetwork Operating System Software
   IOS (tm) LightStream1010 WA4-5 Software (LightStream1010-WP-M), Version 12.0(10)W5(18b) RELEASE SOFTWARE
   Copyright (c) 1986-2000 by cisco Systems, Inc.
   Compiled Thu 03-Aug-00 08:33 by integ
   Image text-base: 0x60010930, data-base: 0x60AC4000
   ROM: System Bootstrap, Version 11.2(1.4.WA3.0) [integ 1.4.WA3.0], RELEASE SOFTWARE
   ROM: LightStream1010 WA4-5 Software (LightStream1010-WP-M), Version 12.0(4a)W5(11a) RELEASE SOFTWARE
   ls1010-3.8 uptime is 4 weeks, 4 days, 2 hours, 47 minutes
   System restarted by power-on
   System image file is "slot0:ls1010-wp-mz_120-10_W5_18b.bin"
   cisco LightStream1010 (R4600) processor with 65536K bytes of memory.
   R4700 processor, Implementation 33, Revision 1.0
   Last reset from power-on
   1 Ethernet/IEEE 802.3 interface(s)
   18 ATM network interface(s)
   123K bytes of non-volatile configuration memory.
   8192K bytes of Flash internal SIMM (Sector size 256K).

   Configuration register is 0x2102

其它固件代码

在ATM交换路由器,您能重编程序在路由处理器、rommon、交换处理器、交换处理器特性卡、承载模块、全幅模块和网络时钟模块的功能镜像。功能镜像为多种硬件控制器提供低级操作功能。在硬件控制器上用系统内可编程的设备,例如现场可编程序的门阵列(FPGA)和可擦除可编程逻辑设备(EPLDs),硬件功能镜像可以被重编程序独立装载系统镜像和,无需删除设备从控制器。

FPGA和功能镜像包括警告修正,但是在大多数情况下,升级是不必要的。描述从FPGA和功能镜像的警告的版本注释可用的在这里

部署一个版本之前

一般来说,思科推荐最新的镜像由于相当数量软件功能和bug修复硬件支持和大量。在部署在生产网络的一个Cisco IOS软件版本前,请参考适当的产品相关文档并且总是执行验收测试在您自己的测试环境,以及参见在Cisco网站的以下资源: 其他运作考虑,当进行的网络更改,类似升级,概述在变更管理里:最佳实践白皮书

升级 Catalyst 8540 的冗余路由处理器

Catalyst 8540包括接受ATM和以太网接口模块的13 SLOT机箱。机箱的五中间slot为两套处理器卡保留:
  • 交换处理器(SP) -形成提供物理路径从入站端口到输出端口的高速交换矩阵。
  • 路由处理器(RP) -提供标准系统组件,例如CPU、DRAM和内置闪存以及PCMCIA卡插槽存储系统镜像。
Catalyst 8540支持冗余的RP。使用两个RP,本文解释如何升级在系统的Cisco IOS软件镜像。

首选与备用的 RP

主要的和附属的是用于的术语描述哪个RP是活跃的,并且哪个RP暂挂。在插槽4或slot 8的RP可以主要的;换句话说,在插槽4的RP总是不主要的。请使用show redundancy命令确定在您的系统的当前首选与备用的RP。
8540MSR# show redundancy

        This CPU is the PRIMARY
        Primary
        -------
        Slot:                          4
        CPU Uptime:                    14 hours, 59 minutes
        ILMI sysUpTime:                15 weeks, 12 minutes
        Image:                         PNNI Software (cat8540m-WPK2-M), Version 12.1(FAE

        Time Since :
          Last Running Config. Sync:   Never
          Last Startup Config. Sync:   Never
        Module Syncs are ENABLED
        Init Sync is NOT Complete
        Last Restart Reason:           Switch Over
        Time since switchover:         14 hours, 50 minutes


        Secondary
        ---------
        State:                         DOWN

8540MSR#
请使用show version命令保证主要的RP认可第二RP :
8540MSR# show version
Cisco Internetwork Operating System Software
IOS (tm) PNNI Software (cat8540m-WPK2-M), Version 12.1(FALCON.29)
Copyright (c) 1986-2002 by cisco Systems, Inc.
Compiled Sat 12-Jan-02 00:49 by
Image text-base: 0x60010958, data-base: 0x60F46000

ROM: System Bootstrap, Version 12.0(0.19)W5(5), RELEASE SOFTWARE

8540MSR uptime is 2 weeks, 1 day, 20 hours, 27 minutes
System returned to ROM by reload at 18:28:41 UTC Mon Mar 4 2002
System image file is "slot0:cat8540m-wpk2-mz.121-99.FALCON_DEVTEST_UBLDIT29"

cisco C8540MSR (R5000) processor with 262144K/256K bytes of memory.
R5000 CPU at 200Mhz, Implementation 35, Rev 2.1, 512KB L2 Cache
Last reset from power-on
3 Ethernet/IEEE 802.3 interface(s)
16 FastEthernet/IEEE 802.3 interface(s)
15 ATM network interface(s)
505K bytes of non-volatile configuration memory.

20480K bytes of Flash PCMCIA card at slot 0 (Sector size 128K).
8192K bytes of Flash internal SIMM (Sector size 256K).
Secondary is up
Secondary has 262144K bytes of memory.

Configuration register is 0x0

8540MSR#
在Catalyst 8540的主要的RP担当系统重要资料。在备用模式的第二RP运行。在此模式,第二RP用Cisco IOS软件部分地引导;然而,配置没有装载。以下输出示例: show run命令从第二RP捕获。注意命令如何返回第二RP的一根本空白的运行的配置。
8540MSR# show running-config
Building configuration...

Current configuration : 7709 bytes
!
version 12.1
service config
no service pad
service timestamps debug uptime
service timestamps log uptime
no service password-encryption
!
hostname 8540MSR
!
logging buffered 4096 debugging
no logging console
enable password lab
!
spd headroom 1024
no facility-alarm core-temperature major
no facility-alarm core-temperature minor
redundancy
 main-cpu
  sync dynamic-info
  sync config startup
  sync config running
network-clock-select revertive
network-clock-select 2 system
no diag online access
sdm ipqos zero
sdm policy 0
ip subnet-zero
ip host-routing
!
[Information Deleted]
!
line con 0
line aux 0
line vty 0 4
!
end
在备用模式,主控提供的第二RP缓存配置信息。在实际故障切换、第二RP enable (event)更高层协议例如生成树和CDP以及路由协议和相关CEF邻接和FIB表。

每个RP支持内部端口,并且外部以太网端口根据冗余状态分配以下名称之一:

  • 主要的RP - controller0和ethernet0
  • 第二RP - controller-sec0和ethernetsec-0
对第二RP的控制台访问必须完成直接地通过第二的自己的控制台端口和不通过主要的。对第二RP的Telnet访问不是可能的,因为两个RP共享由主要的RP是“拥有的”的一个IP和MAC地址对。

开始使用前

Step1保证您的Catalyst 8540符合全面冗余状态的要求:
  • 两个路由处理器必须是同一个硬件版本。请使用show hardware命令验证两个RP是同一个硬件版本。

注意:两个RP必须有或没有时钟模块。

      8540MSR# show hardware 
    
      C8540 named 8540MSR, Date: 09:48:07 UTC Tue Mar 5 2002
    
      Slot Ctrlr-Type    Part No.  Rev  Ser No  Mfg Date   RMA No. Hw Vrs  Tst EEP
      ---- ------------  ---------- -- -------- --------- -------- ------- --- ---
       0/* Super Cam     73-2739-03 D0 03170TAL May 03 99 0          3.1
       0/0 8T1 IMA PAM   73-3367-02 B2 03100061 Mar 15 99 00-00-00   2.0     0   0
       0/1 155UTP PAM    73-1572-03 A0 09005149 Oct 22 98 00-00-00   3.2     0   2
       2/* ARM PAM       73-4208-01 05 03150016 Apr 18 99            1.0
       3/* ETHERNET PAM  73-3754-06 B0 03282WBF Jul 13 99 0          5.1
       4/* Route Proc    73-2644-05 A0 03140NXK Apr 04 99 0          5.7
       4/0 Netclk Modul  73-2868-03 A0 03140NSU Apr 04 99 0          3.1
       5/* Switch Card   73-3315-08 B0 03170SMB May 03 99 0          8.3
       5/0 Feature Card  73-3408-04 B0 03160S4H May 03 99 0          4.1
       7/* Switch Card   73-3315-08 B0 03160SDT May 03 99 0          8.3
       7/0 Feature Card  73-3408-04 B0 03160RQV May 03 99 0          4.1
       8/* Route Proc    73-2644-05 A0 03140NXH Apr 04 99 0          5.7
       8/0 Netclk Modul  73-2868-03 A0 03140NVT Apr 04 99 0          3.1
       9/* OC48c PAM     73-3745-02 12 03190UXC Jun 28 99            2.1
      10/* OCM Board     73-4165-01 04 03230ZZ2 Jun 28 99           10.1
      10/0 QUAD 622 Gen  73-2851-05 A0 03160RVS Jun 16 99            5.0
      11/* OC48c PAM     73-3745-02 12 03100015 Jun 28 99            2.1
      12/* OCM Board     73-4165-01 04 03190UJV Jun 28 99           10.1
      12/0 QUAD 622 Gen  73-2851-05 A0 03160S9J Jun 16 99 0          5.0
    
      DS1201 Backplane EEPROM:
      Model  Ver.  Serial  MAC-Address  MAC-Size  RMA  RMA-Number   MFG-Date
      ------ ---- -------- ------------ --------  ---  ----------  -----------
       C8540  2   6315484 00902156D800   1024      0        0      Mar 23 1999
       cubi version : 11
    
      Power Supply:
      Slot Part No.         Rev  Serial No.  RMA No.     Hw Vrs  Power Consumption
      ---- ---------------- ---- ----------- ----------- ------- -----------------
      0          34-0918-02 B0   ACP03220289 00-00-00-00   2.1             2746 cA
    
    8540MSR#
  • 两个路由处理器必须使用同样功能镜像。请使用show functional-image-info slot [4,8]命令验证FPGA版本是相同的。
  • 8540MSR# show functional-image-info slot 4
    
    Details for cpu Image on slot: 4
    
    Functional Version of the FPGA Image: 4.8
     #Jtag-Distribution-Format-B
     #HardwareRequired: 100(3.0-19,4.0-19,5.0-19)
     #FunctionalVersion: 4.8
     #Sections: 1
     #Section1Format: MOTOROLA_EXORMAX
    
      Copyright (c) 1996-00 by cisco Systems, Inc.
      All rights reserved.
      generated by:       holliday
      on:                 Mon Mar  6 13:59:17 PST 2000
      using:              /vob/cougar/bin/jtag_script Version 1.13
      config file:        cpu.jcf
    
      Chain description:
      Part type Bits Config file
      10k50     10   ../cidrFpga2/max/cidr_fpga.ttf
      xcs4062   3    ../cubiFpga2/xil/cubi.bit
      xcs4062   3    ../cubiFpga2/xil/cubi.bit
      generic   2
      XC4005    3    /vob/cougar/custom/common/jtcfg/xil/jtcfg_r.bit
      Number devices             = 5
      Number of instruction bits = 21
    
      FPGA config file information:
      Bitgen date/time  Sum   File
      100/03/02 19:14:49 7068  ../cidrFpga2/max/cidr_fpga.ttf
      1999/04/15 18:46:32 36965 ../cubiFpga2/xil/cubi.bit
      1999/04/15 18:46:32 36965 ../cubiFpga2/xil/cubi.bit
      98/06/11 16:56:44 49904 /vob/cougar/custom/common/jtcfg/xil/jtcfg_r.bit
    
     #End-Of-Header
    
    
    Details for Network Clock Module Image on slot: 4
    
    Functional Version of the FPGA Image: 8.0
     #Jtag-Distribution-Format-B
     #HardwareRequired: 101(3.0-9)
     #FunctionalVersion: 8.0
     #Sections: 1
     #Section1Format: MOTOROLA_EXORMAX
    
      Copyright (c) 1996-98 by cisco Systems, Inc.
      All rights reserved.
      generated by:       pirooz
      on:                 Tue Oct 27 16:39:34 PST 1998
      using:              /cougar/bin/jtag_script Version 1.08
      config file:        nclkm.jcf
    
      Chain description:
      Part type Bits Config file
      10k30     10   /cougar/custom/nclkm/nclkm_cnt_dpll/max/PLL_WRAPPER.ttf
      xc40      3    /cougar/custom/nclkm/DPLL/xilinx/DPLL_r.bit
      XC4005    3    /cougar/custom/common/jtcfg/xil/jtcfg_r.bit
      Number devices             = 3
      Number of instruction bits = 16
    
      FPGA config file information:
      Bitgen date/time  Sum   File
      98/10/26 16:08:39 60395 /cougar/custom/nclkm/nclkm_cnt_dpll/max/PLL_WRAPPER.tf
      1998/10/21 17:17:12 15339 /cougar/custom/nclkm/DPLL/xilinx/DPLL_r.bit
      98/06/11 16:56:44 49904 /cougar/custom/common/jtcfg/xil/jtcfg_r.bit
    
     #End-Of-Header
    
    8540MSR#
    8540MSR# show functional-image-info slot 8
    
    Details for cpu Image on slot: 8
    
    Functional Version of the FPGA Image: 4.8
     #Jtag-Distribution-Format-B
     #HardwareRequired: 100(3.0-19,4.0-19,5.0-19)
     #FunctionalVersion: 4.8
     #Sections: 1
     #Section1Format: MOTOROLA_EXORMAX
    
      Copyright (c) 1996-00 by cisco Systems, Inc.
      All rights reserved.
      generated by:       holliday
      on:                 Mon Mar  6 13:59:17 PST 2000
      using:              /vob/cougar/bin/jtag_script Version 1.13
      config file:        cpu.jcf
    
      Chain description:
      Part type Bits Config file
      10k50     10   ../cidrFpga2/max/cidr_fpga.ttf
      xcs4062   3    ../cubiFpga2/xil/cubi.bit
      xcs4062   3    ../cubiFpga2/xil/cubi.bit
      generic   2
      XC4005    3    /vob/cougar/custom/common/jtcfg/xil/jtcfg_r.bit
      Number devices             = 5
      Number of instruction bits = 21
    
      FPGA config file information:
      Bitgen date/time  Sum   File
      100/03/02 19:14:49 7068  ../cidrFpga2/max/cidr_fpga.ttf
      1999/04/15 18:46:32 36965 ../cubiFpga2/xil/cubi.bit
      1999/04/15 18:46:32 36965 ../cubiFpga2/xil/cubi.bit
      98/06/11 16:56:44 49904 /vob/cougar/custom/common/jtcfg/xil/jtcfg_r.bit
    
     #End-Of-Header
    
    
    Details for Network Clock Module Image on slot: 8
    
    Functional Version of the FPGA Image: 8.0
     #Jtag-Distribution-Format-B
     #HardwareRequired: 101(3.0-9)
     #FunctionalVersion: 8.0
     #Sections: 1
     #Section1Format: MOTOROLA_EXORMAX
    
      Copyright (c) 1996-98 by cisco Systems, Inc.
      All rights reserved.
      generated by:       pirooz
      on:                 Tue Oct 27 16:39:34 PST 1998
      using:              /cougar/bin/jtag_script Version 1.08
      config file:        nclkm.jcf
    
      Chain description:
      Part type Bits Config file
      10k30     10   /cougar/custom/nclkm/nclkm_cnt_dpll/max/PLL_WRAPPER.ttf
      xc40      3    /cougar/custom/nclkm/DPLL/xilinx/DPLL_r.bit
      XC4005    3    /cougar/custom/common/jtcfg/xil/jtcfg_r.bit
      Number devices             = 3
      Number of instruction bits = 16
    
      FPGA config file information:
      Bitgen date/time  Sum   File
      98/10/26 16:08:39 60395 /cougar/custom/nclkm/nclkm_cnt_dpll/max/PLL_WRAPPER.tf
      1998/10/21 17:17:12 15339 /cougar/custom/nclkm/DPLL/xilinx/DPLL_r.bit
      98/06/11 16:56:44 49904 /cougar/custom/common/jtcfg/xil/jtcfg_r.bit
    
     #End-Of-Header
    
    
    8540MSR#
  • 两个路由处理器必须有相同数量内存,并且一定运行同一个系统镜像。请使用show version命令验证此。
  • 8540MSR# show version
    Cisco Internetwork Operating System Software
    IOS (tm) PNNI Software (cat8540m-WPK2-M), Version 12.1(FALCON.29), MAINTENANCE E
    Copyright (c) 1986-2002 by cisco Systems, Inc.
    Compiled Sat 12-Jan-02 00:49 by
    Image text-base: 0x60010958, data-base: 0x60F46000
    
    ROM: System Bootstrap, Version 12.0(0.19)W5(5), RELEASE SOFTWARE
    
    8540MSR uptime is 16 hours, 5 minutes
    System returned to ROM by reload at 18:28:41 UTC Mon Mar 4 2002
    System image file is "slot0:cat8540m-wpk2-mz.121-99.FALCON_DEVTEST_UBLDIT29"
    
    cisco C8540MSR (R5000) processor with 262144K/256K bytes of memory.
    R5000 CPU at 200Mhz, Implementation 35, Rev 2.1, 512KB L2 Cache
    Last reset from power-on
    3 Ethernet/IEEE 802.3 interface(s)
    16 FastEthernet/IEEE 802.3 interface(s)
    15 ATM network interface(s)
    505K bytes of non-volatile configuration memory.
    
    20480K bytes of Flash PCMCIA card at slot 0 (Sector size 128K).
    8192K bytes of Flash internal SIMM (Sector size 256K).
    Configuration register is 0x0
    
    8540MSR#
步骤2验证IP地址分配到RP。
8540MSR# show ip interface Ethernet 0
Ethernet0 is up, line protocol is up
  Internet address is 172.20.52.11/27
  Broadcast address is 255.255.255.255
  Address determined by configuration file
  MTU is 1500 bytes
  Helper address is not set
  Directed broadcast forwarding is disabled
  Multicast reserved groups joined: 224.0.0.5 224.0.0.6
  Outgoing access list is not set
  Inbound  access list is not set
  Proxy ARP is enabled
  Local Proxy ARP is disabled
  Security level is default
  Split horizon is enabled
  ICMP redirects are always sent
  ICMP unreachables are always sent
  ICMP mask replies are never sent
  IP fast switching is disabled
  IP fast switching on the same interface is disabled
  IP Null turbo vector
  IP multicast fast switching is disabled
  IP multicast distributed fast switching is disabled
  IP route-cache flags are Fast, No CEF
  Router Discovery is disabled
  IP output packet accounting is disabled
  IP access violation accounting is disabled
  TCP/IP header compression is disabled
  RTP/IP header compression is disabled
  Probe proxy name replies are disabled
  Policy routing is disabled
  Network address translation is disabled
  WCCP Redirect outbound is disabled
  WCCP Redirect exclude is disabled
  BGP Policy Mapping is disabled
8540MSR#
如果需要,请分配IP地址。
  8540# configure terminal
  8540(config)# ip address 10.0.0.1 255.255.255.0
步骤3保证您能连接到您的TFTP server通过ping其IP地址。如果TFTP server在一个不同的IP网络,则您将需要配置默认网关的地址以太网端口的IP地址的。

逐步升级过程

注意:此示例假设,您在RP的slot0要下载Cisco IOS镜像到PCMCIA卡。

Step1下载您希望从Cisco Software Center Software页升级到您的TFTP server的8540的Cisco IOS镜像。要下载从软件中心的软件,您必须是注册用户,并且您必须登陆。

步骤2复制从您的TFTP server的Cisco IOS镜像到在每个RP的闪存。

  • 指定名为slot0:的设备复制镜像到主要的RP的PC卡slot0。
  • 8540# dir slot0:
    8540# delete slot0:
    8540# squeeze slot0:
    8540# copy tftp ?
      atm-acct-active:  Copy to atm-acct-active: file system
      atm-acct-ready:   Copy to atm-acct-ready: file system
      bootflash:        Copy to bootflash: file system
      disk0:            Copy to disk0: file system
      disk1:            Copy to disk1: file system
      flash:            Copy to flash: file system
      ftp:              Copy to ftp: file system
      null:             Copy to null: file system
      nvram:            Copy to nvram: file system
      rcp:              Copy to rcp: file system
      rcsf:             Copy to rcsf: file system
      running-config    Update (merge with) current system configuration
      slot0:            Copy to slot0: file system
      slot1:            Copy to slot1: file system
      startup-config    Copy to startup configuration
      system:           Copy to system: file system
      tftp:             Copy to tftp: file system
    
    8540#
    
    8540# copy tftp slot0:
    Address or name of remote host []? 10.0.0.1
    Source filename []? cat8540m-wp-mz.121-6.EY.bin
    Destination filename [cat8540m-wp-mz.121-6.EY.bin]?
  • 指定名为sec-slot0的设备复制镜像到第二RP的PC卡slot0。

  • 8540# copy tftp sec-slot0 :
    地址或远程主机名[10.0.0.1] ?
    源文件名[cat8540m-wp-mz.121-6.EY.bin] ?
    目的地文件名[cat8540m-wp-mz.121-6.EY.bin] ?

    重要信息:唯一一次您指定sec-X设备名称是,当您下载对第二RP时的一Cisco IOS镜像。每个RP从其自己的闪存设备仅启动。主要的看到附属`s的内容闪烁支持装载从您的TFTP server的一镜像。第二RP看不到主要的`s闪存内容。

    注意:使用当前引导装入过程镜像,仅主要的RP通过TFTP server支持网络引导。第二必须启动从Bootflash或从闪存卡。

步骤3每个RP在其自己使用从配置的引导变量内置NVRAM。主要的RP自动地同步运行和启动配置。因此,冗余的RP有并且使用同样引导说明(若有)象主要的。如果您的在主要的RP的配置文件在slot0指定一镜像,则第二RP在slot0也指定一镜像,因为使用同一个(被同步的)配置文件。
  • 指定Cisco IOS镜像在slot0作为每个RP应该从用以下命令启动的镜像:

  • 8540(config)# boot system flash slot0:cat8540m-wp-mz.121-6.EY.bin
     
  • 验证您的配置更改用show runningshow bootvar命令。

  • 8540# show bootvar
    引导变量= slot0:cat8540m-wp-mz.121-6.EY.bin
    CONFIG_FILE变量=
    BOOTLDR变量=
    配置寄存器是0x0
步骤4在本例中,假设主要的RP在插槽4,并且第二RP在slot 8。当准备好时,软重置插槽4用reload命令。在重新启动,执行show redundancy命令并且确认后在插槽4的重新加载的RP运行您需要的镜像。在slot 8的RP当前是主要的RP。

步骤5当第二RP变为主要的时,装载完全配置,并且不装载Cisco IOS新版本。因此,再请执行reload命令并且强制slot 8 (新的主要的RP)装载新的软件版本。再次请使用show redundancy命令证实预期结果。

关于 8540 RP 冗余的常见问题

问。能否装载Cisco IOS不同的版本在两个路由处理器的?
A. 是,您的Catalyst 8540能有在两个RP的不同的版本。然而,您的系统必须有在冗余两个的RP的同一镜像将被认为。如果Cisco IOS检测在版本的一不匹配,您将看到要求软件升级的日志消息警告“条件冗长的”系统。
问。哪个RP变为主要的,并且哪个RP在重新通电以后变为第二?
A.答案取决于RP切换命令是否在重新通电前被执行了:
  1. 如果在重新通电之前你没有执行redundancy force-failover main-cpu命令,则在重新通电之前的主要RP将再次成为主要。因为通过完成通电/断电周期,冗余状态已保存,通过在每个RP的一个主从寄存器。
  2. 如果在重新通电前执行了redundancy force-failover main-cpu命令,则任一个下列的结果将发生,根据是否新主要的(在切换以后)重新加载:
    • 如果新的主要未重新加载,并且在刚刚切换之后就执行重新通电,原来的主要将成为新的主要。
    • 如果新的主要重新加载,次要仍然在rommon中,新主要在重新通电以后将成为主要。
当在slot 8的第二RP变成主要的时,继续担当系统重要资料,并且没有优先占用命令的插槽4造成RP再接管。

相关的思科支持社区讨论

思科支持社区是您提问、解答问题、分享建议以及与工作伙伴协作的论坛。


相关信息



Document ID: 21445