Asynchronous Transfer Mode (ATM) : Classe de serviço IP à ATM

Entendendo e ajustando o valor de tx-ring-limit

14 Outubro 2016 - Tradução por Computador
Outras Versões: Versão em PDFpdf | Inglês (22 Agosto 2015) | Feedback


Índice


Introdução

Este documento discute a função de um anel de transmissão de hardware e a finalidade do comando tx-ring-limit em um hardware da interface do roteador ATM que suporta encapsulamento por Circuito Virtual (VC).

As interfaces do roteador Cisco configuradas com políticas de serviço armazenam pacotes de um VC ATM em um dos dois conjuntos de filas, de acordo com o nível de congestionamento do VC:

Fila Local Métodos de enfileiramento Políticas de serviço se aplicam Comando para ajuste
Fila de hardware ou anel de transmissão Adaptador de porta ou módulo de rede somente FIFO Não tx-ring-limit
Fila da camada 3 Sistema de processador de camada 3 ou buffers de interface N/A Sim Varia com o método de enfileiramento: - VC-posse-fila - fila-limite

Pré-requisitos

Requisitos

Não existem requisitos específicos para este documento.

Componentes Utilizados

Este documento não se restringe a versões de software e hardware específicas.

Convenções

Consulte as Convenções de Dicas Técnicas da Cisco para obter mais informações sobre convenções de documentos.

Entendendo as partículas

Antes de discutir o transmitir anel, nós precisamos primeiramente de compreender o que uma partícula é. Uma partícula forma o bloco de construção básico da colocação em buffer dos pacotes em muitas Plataformas, incluindo a série do Cisco 7200 Router e o Versatile Interface Processor (VIP) na série do Cisco 7500 Router.

Segundo o comprimento do pacote, o software do ½ do ¿  de Cisco IOSï usa umas ou várias partículas para armazenar um pacote. Vamos ver um exemplo. Ao receber um pacote de 1200 bytes, o IOS recupera a próxima partícula livre e copia os dados do pacote para a partícula. Quando a primeira partícula é enchida, os IO movem-se para a partícula livre seguinte, ligam-se a à primeira partícula, e continuam-se a copiar os dados nesta segunda partícula. Em cima da conclusão, os 1200 bytes do pacote são armazenados em três partes descontínuas da memória que os IO fazem logicamente a bufferes parte de um pacote único.

O tamanho de partícula IO varia da plataforma à plataforma. Todas as partículas dentro de um dado conjunto são o mesmo tamanho. Esta uniformidade simplifica os algoritmos de gerenciamento de partícula e ajuda a contribuir para o uso eficiente da memória.

Entendendo anéis de buffer

Juntamente com conjuntos de interfaces públicas e privadas, o Cisco IOS cria estruturas especiais de controle de buffer chamadas de anéis. O Cisco IOS e os controladores da relação usam estes anéis para controlar que bufferes são usados para receber e transmitir pacotes aos media. Os anéis eles mesmos consistem nos elementos do Media-controller-specific que apontam aos bufferes do pacote individual em outra parte na memória de E/S.

Cada interface tem um par de anéis – um de recepção para receber pacotes e outro de transmissão para transmitir pacotes. O tamanho dos anéis pode variar com o controlador da relação. Geralmente, o tamanho do transmitir anel é baseado na largura de banda da relação ou do VC e é uma potência de dois (identificação de bug Cisco CSCdk17210).

Interface Anéis
Linha taxa (Mb/s) < 2 10 20 30 40
txcount 2 4 8 16 32 64

Nota: No 7200 Series Platform, os buffers de pacotes do anel de transmissão originam-se no anel de recepção da interface de origem de um pacote comutado ou de um conjunto público, caso o pacote tenha sido gerado pelo IOS. Eles são desalocados do anel de transmissão e retornados ao conjunto original depois que os dados de virulência são transmitidos.

Visão geral da arquitetura de PA-A3

Para assegurar o alto desempenho de encaminhamento, os usos do adaptador de porta PA-A3 separados recebem e transmitem microplaquetas do Segmentation And Reassembly (SAR). Cada SAR é apoiado por seu próprio subsistema de memória on-board para armazenar pacotes assim como estruturas de dados-chave como a tabela VC. Esta memória inclui especificamente o 4 MB do SDRAM, que chunked em partículas.

A tabela a seguir ilustra o número e o tamanho das partículas nos caminhos de recepção e de transmissão no PA-A3.

Anel Tamanho da partícula Número de Partículas
anel de recebimento 288 bytes n/a
Anel de transmissão bytes 576* 6000 (144 partículas estão reservadas)

* O tamanho das partículas dos anéis de transmissão também é descrito como sendo de 580 bytes. Esse valor inclui o principal cabeçalho de ATM de 4 bytes que é transmitido com o pacote dentro do roteador.

Os tamanhos na tabela acima foram selecionados porque são divisíveis por 48 (o tamanho do campo de virulência de uma pilha) e pelo tamanho da linha de cache (32 bytes) para o desempenho máximo. Estão projetados impedir que o SAR introduza o atraso do inter-buffer quando um pacote exige bufferes múltiplos. O tamanho de partícula transmitir de 576 bytes foi selecionado igualmente para cobrir aproximadamente 90 por cento dos pacotes de Internet.

Esquema de alocação do anel de transmissão no PA-A3

O driver PA-A3 atribui um valor de anel de transmissão padrão a cada VC. Esse valor varia com a categoria de serviço ATM atribuída ao VC. A tabela a seguir alista os valores padrão.

Categoria de serviço de VC Valor Padrão do Anel de Transmissão PA-A3-OC3, T3, E3 Valor de Toque de Transmissão Padrão de PA-A3-IMA Valor padrão do anel de transmissão PA-A3-OC12 Tempo de reforço
VBR-NRT Baseado na fórmula **: (48) x SCR/(Particle_size x 5) o valor mínimo é 40, e cancela todo o valor calculado menos de 40 com um SCR muito baixo. Nota: SCR é a taxa de célula com carga adicional de ATM incluída. Com base na fórmula: (48) x SCR/(Particle_size x 5) o valor mínimo é 40, e cancela todo o valor calculado menos de 40 com um SCR muito baixo. Nota: SCR é a taxa de célula com carga adicional de ATM incluída. Baseado na seguinte fórmula: Taxa média (SCR) * 2 * TOTAL_CREDITS/VISIBLE_BANDWIDTH TOTAL_CREDITS = 8192 VISIBLE_BANDWIDTH = nota 599040: Se esta fórmula calcula um valor que seja menos do que o padrão do 128, a seguir o transmitir limite de anel do VC é ajustado ao 128. Sempre
ABR 128 128 N/A Always*
UBR 40 128 128 Apenas quando a utilização total de crédito excede 75% ou o valor de tx_threshold, como mostrado no comando show controller atm.

* Originalmente, o PA-A3-OC12 não executou o limite sempre ativo de VBR-NRT PVC ao valor do anel de transmissão atual. O Bug ID CSCdx11084 resolve esta edição.

** SCR deve ser expresso em células/seg.

Exibindo os valores do anel de transmissão atual

Originalmente, o valor do anel de transmissão somente era visível via um comando oculto. O comando show atm vc {vcd} indica agora o valor atual.

Você igualmente pode usar o comando debug atm events ver os mensagens setup VC entre o direcionador PA-A3 e o host CPU. Os seguintes grupos de saída foram capturados em um PA-A3 em um 7200 Series Router. O valor do anel de transmissão é indicado como o valor do tx_limit, que executa a quota do buffer de partícula atribuída para um VC específico no transmitir direção.

O PVC 1/100 é configurado como o VBR-NRT. Baseado em um SCR de 3500 kbps, o PA-A3 atribui um tx_limit de 137. Para ver como esse cálculo é realizado, precisamos converter um SCR de 3500 kbps em células/seg. Observam que (3,500,000 bit /sec) * (1 byte/8 bit) * (1 pilha/53 byes) = (3, 500, 000) das pilhas/(segundo 8 * 53) = 8254 pilhas/segundo. Quando temos o valor SCR em células/seg, podemos aplicar a fórmula acima para obter o tx_limit = 137.

7200-17(config)#interface atm 4/0 
   7200-17(config-if)#pvc 1/100 
7200-17(config-if-atm-vc)#vbr-nrt 4000 3500 94 
7200-17(config-if-atm-vc)# 
*Oct 14 17:56:06.886:  Reserved bw for 1/100 Available bw = 141500 
7200-17(config-if-atm-vc)#exit 
7200-17(config-if)#logging 
*Oct 14 17:56:16.370: atmdx_setup_vc(ATM4/0): vc:6 vpi:1 vci:100 state:2 config_status:0 
*Oct 14 17:56:16.370: atmdx_setup_cos(ATM4/0): vc:6 wred_name:- max_q:0 
*Oct 14 17:56:16.370: atmdx_pas_vc_setup(ATM4/0): vcd 6, atm hdr 0x00100640, mtu 4482 
*Oct 14 17:56:16.370: VBR: pcr 9433, scr 8254, mbs 94 
*Oct 14 17:56:16.370:  vc tx_limit=137, rx_limit=47 
*Oct 14 17:56:16.374:  Created 64-bit VC count

O PVC 1/101 é configurado como o ABR. O PA-A3 atribui o valor do tx_limit do padrão ABR do 128. (Veja a tabela acima.)

7200-17(config-if)#pvc 1/102 
7200-17(config-if-atm-vc)#abr ? 
  <1-155000>    Peak Cell Rate(PCR) in Kbps 
  rate-factors  Specify rate increase and rate decrease factors (inverse) 
7200-17(config-if-atm-vc)#abr 4000 1000 
7200-17(config-if-atm-vc)# 
*Oct 14 17:57:45.066:  Reserved bw for 1/102 Available bw = 140500 
*Oct 14 18:00:11.662: atmdx_setup_vc(ATM4/0): vc:8 vpi:1 vci:102 state:2 config_status:0 
*Oct 14 18:00:11.662: atmdx_setup_cos(ATM4/0): vc:8 wred_name:- max_q:0 
*Oct 14 18:00:11.662: atmdx_pas_vc_setup(ATM4/0): vcd 8, atm hdr 0x00100660, mtu 4482 
*Oct 14 18:00:11.662: ABR: pcr 9433, mcr 2358, icr 9433 
*Oct 14 18:00:11.662:  vc tx_limit=128, rx_limit=47 
*Oct 14 18:00:11.666:  Created 64-bit VC counters

O PVC 1/102 é configurado como o UBR. O PA-A3 atribui o valor do tx_limit do padrão UBR de 40. (Veja a tabela acima.)

7200-17(config-if)#pvc 1/101 
7200-17(config-if-atm-vc)#ubr 10000 
7200-17(config-if-atm-vc)# 
*Oct 14 17:56:49.466:  Reserved bw for 1/101 Available bw = 141500 
*Oct 14 17:57:03.734: atmdx_setup_vc(ATM4/0): vc:7 vpi:1 vci:101 state:2 config_status:0 
*Oct 14 17:57:03.734: atmdx_setup_cos(ATM4/0): vc:7 wred_name:- max_q:0 
*Oct 14 17:57:03.734: atmdx_pas_vc_setup(ATM4/0): vcd 7, atm hdr 0x00100650, mtu 4482 
*Oct 14 17:57:03.734: UBR: pcr 23584 
*Oct 14 17:57:03.734:  vc tx_limit=40, rx_limit=117 
*Oct 14 17:57:03.738:  Created 64-bit VC counters

A finalidade do tx_limit é executar por vc um esquema do crédito ou de alocação de memória transmitir que impeça que todo o VC consistentemente oversubscribed agarre todos os recursos do buffers de pacotes e impeça outros VC de transmitir o tráfego normal dentro de seus contratos de tráfego.

O PA-A3 implementa um verificação de crédito de memória sob duas condições:

  • Cota individual em cada VBR-NRT e ABR VC - compara valores do tx_count e do tx_limit de cada VC. Rejeita pacotes subsequente quando o tx_count é maior do que o tx_limit em todo o um VC. É importante notar que uma explosão dos pacotes pode exceder o transmitir anel de um VBR-NRT VC em um instante a tempo e o conduzir às quedas de emissor.

  • Cota total - Considera o valor do tx_threshold. O PA-A3 permite explosões maiores em UBR VC reforçando o Policiamento de tráfego em tais VC somente quando o uso total de buffer de pacote no PA-A3 alcança este limiar predefinida.

Nota: Se um pacote exigir diversas partículas e o anel de transmissão estiver cheio, o PA-A3 permite que um VC exceda sua quota caso haja partículas disponíveis. Esse esquema é desenvolvido para acomodar um pequeno burst de pacotes sem quedas de saída.

O comando show controller atm indica diversos contadores relevantes para transmitir créditos.

7200-17#show controller atm 4/0 
   Interface ATM4/0 is up 
Hardware is ENHANCED ATM PA - OC3 (155000Kbps) 
Framer is PMC PM5346 S/UNI-155-LITE, SAR is LSI ATMIZER II 
Firmware rev: G125, Framer rev: 0, ATMIZER II rev: 3 
  idb=0x622105EC, ds=0x62217DE0, vc=0x62246A00 
  slot 4, unit 9, subunit 0, fci_type 0x0059, ticks 190386 
  1200 rx buffers: size=512, encap=64, trailer=28, magic=4 
Curr Stats: 
  VCC count: current=7, peak=7 
  SAR crashes: Rx SAR=0, Tx SAR=0 
  rx_cell_lost=0, rx_no_buffer=0, rx_crc_10=0 
  rx_cell_len=0, rx_no_vcd=0, rx_cell_throttle=0, tx_aci_err=0 
Rx Free Ring status: 
  base=0x3E26E040, size=2048, write=176 
Rx Compl Ring status: 
  base=0x7B162E60, size=2048, read=1200 
Tx Ring status: 
  base=0x3E713540, size=8192, write=2157 
Tx Compl Ring status: 
  base=0x4B166EA0, size=4096, read=1078 
BFD Cache status: 
  base=0x62240980, size=6144, read=6142 
Rx Cache status: 
  base=0x62237E80, size=16, write=0 
Tx Shadow status: 
  base=0x62238900, size=8192, read=2143, write=2157 
Control data: 
  rx_max_spins=3, max_tx_count=17, tx_count=14 
  rx_threshold=800, rx_count=0, tx_threshold=4608 
  tx bfd write indx=0x4, rx_pool_info=0x62237F20

A tabela a seguir descreve os valores usados pelo PA-A3 para reforçar o macacão transmite o esquema do crédito:

Valor Descrição
max_tx_count Histograma do número máximo de partículas de transmissão já mantidas pelo microcódigo PA-A3.
tx_count O número total de partículas de transmissão retidas no momento pelo microcódigo de PA-A3.

Nota: O microcódigo PA-A3 igualmente segue o tx_count de cada VC. Quando uma partícula é enviada ao microcódigo PA-A3 do direcionador PA-A3, o tx_count incrementa por um.

tx_threshold Quando a quantidade total de buffers de pacotes livres cai abaixo deste ponto inicial, o PA-A3 reforça o crédito transmitir em UBR VC. Note que o PA-A3 reforça sempre os créditos transmitir de VBR e de ABR VC.

Quando o anel de transmissão deve ser ajustado?

O transmitir anel serve como uma área de staging para pacotes na linha a ser transmitida. O roteador precisa enfileirar um número suficiente de pacotes no anel de transmissão e garantir que o driver de interface possui pacotes com os quais possa preencher timeslots de células disponíveis.

Originalmente, o direcionador PA-A3 não ajustou o transmitir tamanho de anel quando uma política de serviços com low latency queueing (LLQ) era aplicada. Com as imagens atuais, o PA-A3 ajusta os valores dos padrões acima (ID de erro Cisco CSCds63407) para minimizar o atraso relacionado ao enfileiramento.

A razão principal ajustar o transmitir anel é reduzir a latência causada enfileirando. Ao ajustar o transmitir anel, considere o seguinte:

  • Em qualquer interface de rede, o enfileiramento força uma opção entre a latência e a quantidade de intermitência que a interface pode sustentar. Os tamanhos da fila maiores sustentam umas explosões mais longas ao aumentar o atraso. Ajuste o tamanho de uma fila quando você sente que o tráfego do VC está experimentando o atraso desnecessário.

  • Considere o tamanho do pacote. Configure um valor de tx-ring-limit que acomode quatro pacotes. Por exemplo, se os seus pacotes forem de 1500 bytes, defina um valor de tx-ring-limit de 16 = (4 pacotes) * (4 partículas).

  • Verifique se o crédito de transmissão é suficientemente grande para suportar um pacote do tamanho do MTU e/ou se o número de células é igual ao tamanho máximo de intermitência (MBS) para um PVC VBR-nrt.

  • Configurar um valor baixo com largura de banda baixa VC, tais como um 128 os kbps SCR. Por exemplo, em um VC de baixa velocidade com um SCR de 160 kbps, um TX-anel-limite de dez é relativamente alto e pode conduzir à latência significativa (por exemplo, centenas de milissegundos) na fila do nível de driver. Ajuste o TX-anel-limite para baixo a seu valor mínimo nesta configuração.

  • Configurar uns valores mais altos para VC de alta velocidade. Selecionando um valor de menos de quatro podem inibir o VC de transmitir em sua taxa configurada se o PA-A3 executa a pressão contrária demasiado agressivelmente e o transmitir anel não tem uma fonte pronta dos pacotes que esperam para ser transmitido. Assegure-se de que um valor baixo não afete a taxa de transferência VC. (Veja a identificação de bug Cisco CSCdk17210.)

Ou seja o tamanho do transmitir anel precisa de ser pequeno bastante evitar a introdução latência devido ao enfileiramento, e precisa de ser grande bastante evitar gotas e um impacto resultante aos fluxos com base em TCP.

Primeiramente, uma interface remove os pacotes do sistema de enfileiramento de Camada 3 e, em seguida, os enfileira no anel de transmissão. As políticas de serviço se aplicam apenas a pacotes nas filas de camada 3 e são transparentes ao anel de transmissão.

O enfileiramento em anéis de transmissão introduz um retardo de serialização que é diretamente proporcional à profundidade do anel. Um retardo de serialização excessivo pode impactar orçamentos da latência para aplicativos sensíveis a retardo tais como a Voz. Portanto, a Cisco recomenda a redução do tamanho do anel de transmissão para VCs que transmitem voz. Selecione um valor baseado na quantidade de uma quantidade de retardo de serialização, expressada nos segundos, introduzidos pelo transmitir anel. Use a seguinte fórmula:

((P*8)*D)/S
P = Packet size in bytes. Multiply by eight to convert to bits.
D = Transmit-ring depth.
S = Speed of the VC in bps.

Nota:  Os pacotes IP no Internet são tipicamente um de três tamanhos: 64 bytes (por exemplo, mensagens do controle), 1500 bytes (por exemplo, transferências de arquivo), ou bytes 256 (todo tráfego restante). Esses valores produzem um tamanho total de pacote típico da Internet de 250 bytes.

Nota: A tabela a seguir resume as vantagens e desvantagem de transmitir tamanho de anel maiores ou menores:

Tamanho do transmitir anel Vantagem Desvantagem
Alto valor Recomendado para VCs de dados a fim de acomodar bursts. Não recomendado para a Voz VC. Pode introduzir a latência aumentada e o tremor.
Valor baixo Recomendado para VCs de voz, para reduzir o retardo devido ao enfileiramento e tremulação. Não recomendado para VC relativamente de alta velocidade. Pode apresentar um throughput reduzido se ajustado com um valor tão baixo que nenhum pacote esteja pronto para ser enviado quando o cabo estiver livre.

Use o comando tx-ring-limit no modo de configuração VC para ajustar o tamanho do anel de transmissão.

7200-1(config-subif)#pvc 2/2 
   7200-1(config-if-atm-vc)#? 
   ATM virtual circuit configuration commands: 
  abr                Enter Available Bit Rate (pcr)(mcr) 
  broadcast          Pseudo-broadcast 
  class-vc           Configure default vc-class name 
  default            Set a command to its defaults 
  encapsulation      Select ATM Encapsulation for VC 
  exit-vc            Exit from ATM VC configuration mode 
  ilmi               Configure ILMI management 
  inarp              Change the inverse arp timer on the PVC 
  no                 Negate a command or set its defaults 
  oam                Configure oam parameters 
  oam-pvc            Send oam cells on this pvc 
  protocol           Map an upper layer protocol to this connection. 
  random-detect      Configure WRED 
  service-policy     Attach a policy-map to a VC 
  transmit-priority  set the transmit priority for this VC 
  tx-ring-limit      Configure PA level transmit ring limit 
  ubr                Enter Unspecified Peak Cell Rate (pcr) in Kbps. 
  vbr-nrt            Enter Variable Bit Rate (pcr)(scr)(bcs)
7200-1(config-if-atm-vc)#tx-ring-limit ? 
  <3-6000>  Number (ring limit) 
  <cr>

Use o comando show atm vc para exibir o valor atualmente configurado.

7200-1#show atm vc 
VC 3 doesn't exist on interface ATM3/0 
ATM5/0.2: VCD: 3, VPI: 2, VCI: 2 
VBR-NRT, PeakRate: 30000, Average Rate: 20000, Burst Cells: 94 
AAL5-LLC/SNAP, etype:0x0, Flags: 0x20, VCmode: 0x0 
OAM frequency: 0 second(s) 
PA TxRingLimit: 10 
InARP frequency: 15 minutes(s) 
Transmit priority 2 
InPkts: 0, OutPkts: 0, InBytes: 0, OutBytes: 0 
InPRoc: 0, OutPRoc: 0 
InFast: 0, OutFast: 0, InAS: 0, OutAS: 0 
InPktDrops: 0, OutPktDrops: 0 
CrcErrors: 0, SarTimeOuts: 0, OverSizedSDUs: 0 
OAM cells received: 0 
OAM cells sent: 0 
Status: UP

Além, use o comando show atm pvc vpi/vci ver a corrente transmitem e limites do anel de recebimento. A seguinte saída foi capturada em um Cisco IOS Software Release 12.2(10) running do 7200 Series Router.

viking#show    atm pvc 1/101 
   ATM6/0: VCD: 2, VPI: 1, VCI: 101 
UBR, PeakRate: 149760 
AAL5-LLC/SNAP, etype:0x0, Flags: 0xC20, VCmode: 0x0 
OAM frequency: 0 second(s), OAM retry frequency: 1 second(s), OAM retry 
frequency: 1 second(s) 
OAM up retry count: 3, OAM down retry count: 5 
OAM Loopback status: OAM Disabled 
OAM VC state: Not Managed 
ILMI VC state: Not Managed 
VC TxRingLimit: 40 particles 
VC Rx Limit: 800 particles

Impacto de valores de tx-ring-limit muito pequenos

No trajeto transmitir, o host CPU transfere o payload dos bufferes do host aos bufferes de partícula locais no PA-A3. O firmware em execução no PA-A3 armazena em cache vários descritores de buffer e libera-os em um grupo. Durante o período de cache, o PA-A3 não aceita novos pacotes, embora o conteúdo da memória local tenha sido transmitido no fio físico. O objetivo deste esquema é otimizar o desempenho geral. Portanto, quando a configuração de um valor de tx-ring-limit não for padrão, considere o retardo de retorno do descritor do buffer.

Além disso, se você configurar o valor de um para o tx-ring-limit com um dado tamanho de partícula de 576 bytes, um pacote de 1.500 bytes é removido da fila, como a seguir:

  1. O driver PA-A3 coloca em fila a primeira partícula do anel de transmissão e lembra que esse pacote esta armazenado em duas outras partículas de memória.

  2. Na próxima vez que anel de transmissão estiver vazio, a segunda parte do pacote será colocada no anel de transmissão.

  3. Na próxima vez em que o anel de transmissão fica vazio, a terceira partícula é colocada nele.

Embora o anel de transmissão consista em apenas uma partícula de 576 bytes, o pior caso de latência através desse anel ainda é de MTU/velocidade de porta.

Problemas conhecidos

Quando o comando tx-ring-limit é aplicado a um VC por uma instrução vc-class, o PA-A3 não aplica o valor configurado. Confirme o resultado exibindo o valor atual no comando show atm vc detail. Ajustar o transmitir anel que usa uma VC-classe foi executado no Software Cisco IOS versão 12.1 (identificação de bug Cisco CSCdm93064). O CSCdv59010 resolve o problema com o comando tx-ring-limit em determinadas versões do Cisco IOS Software Versão 12.2. Quando aplicar o comando tx-ring-limit na instrução vc-class em um ATM PVC, o tamanho do anel de transmissão não será modificado. Confirme este resultado usando o comando show atm vc detail, após ter aplicado o comando com os pares do comando vc-class and class-vc.

Quando adicionado a um PVC em um PA-A3 em um Cisco IOS Software Release 12.2(1) running do Cisco 7200 Series Router, o comando tx-ring-limit é duplicado, como mostrado abaixo (identificação de bug Cisco CSCdu19350).

 interface ATM1/0.1 point-to-point 
  description dlci-101, cr3640 
  ip unnumbered Loopback0 
  pvc 0/101 
   tx-ring-limit 3 
   tx-ring-limit 3

A circunstância é inofensiva e não afeta o funcionamento do roteador.

A identificação de bug Cisco CSCdv71623 resolve um problema com quedas de emissor em uma relação do conjunto de PPP multilink quando a taxa de tráfego está bem abaixo da linha taxa. Esse problema foi visto no CSCdv89201 em uma interface ATM com um valor de tx-ring-limit maior que cinco. O problema torna-se particularmente aparente quando a fragmentação está desabilitada ou quando os pesos do link (limites do tamanho do fragmento) são grandes -- terra comum nos links de velocidade mais altos como o T1s ou os E1 -- e o tráfego de dados consiste em uma mistura de pacotes pequenos e grandes. Habilitar a fragmentação e usar um tamanho pequeno de fragmento (definido pelo retardo de fragmento multilink ppp de comando de configuração de interface) melhora a operação significativamente. Entretanto, você deve verificar se o roteador tem capacidade de processamento suficiente para suportar esses altos níveis de fragmentação sem sobrecarregar a CPU do sistema, antes de usar isso como solução.

O bug Cisco ID CSCdw29890 resolve um problema com a aceitação sem efeito do comando tx-ring-limit pelo CLI para conjuntos PVC ATM. Entretanto, normalmente você não precisa alterar o limite de toque tx em conjuntos de ATM PVC. O motivo é que, reduzindo o tamanho do anel de forma eficiente, moverá todo o buffer de transmissão para uma fila controlada por QoS, assim um pacote prioritário de chegada é transmitido imediatamente para minimizar o atraso nas interfaces de baixa velocidade. Com os conjuntos ATM PVC, células de pacotes de todos os VCs-membro são sempre enviadas simultaneamente (e intercaladas) de forma que o retardo é automaticamente minimizado.

Ajustando o valor limite de toque TX nos roteadores 3600 e 2600

As imagens do Cisco IOS Software atuais apoiam o ajustamento do transmitir anel nos módulos de rede ATM para Cisco 2600 e 3600 Series Router (identificação de bug Cisco CSCdt73385). O valor atual aparece na mostra atm vc output.


Informações Relacionadas


Document ID: 6142